[實(shí)用新型]處理器模塊檢測裝置及系統(tǒng)有效
| 申請?zhí)枺?/td> | 201420477224.7 | 申請日: | 2014-08-23 |
| 公開(公告)號: | CN204117136U | 公開(公告)日: | 2015-01-21 |
| 發(fā)明(設(shè)計)人: | 廖令 | 申請(專利權(quán))人: | 航天科工深圳(集團(tuán))有限公司 |
| 主分類號: | G06F11/22 | 分類號: | G06F11/22 |
| 代理公司: | 深圳市睿智專利事務(wù)所 44209 | 代理人: | 郭文姬;羅興元 |
| 地址: | 518048 廣東省深圳*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 處理器 模塊 檢測 裝置 系統(tǒng) | ||
技術(shù)領(lǐng)域
本實(shí)用新型涉及產(chǎn)品檢測裝置及系統(tǒng),特別是涉及用于檢測具備一定功能的處理器模塊的裝置及系統(tǒng)。
背景技術(shù)
在復(fù)雜的涉及處理器產(chǎn)品的開發(fā)過程中,通常采用處理器模塊化設(shè)計,也就是將處理器,簡稱FLASH的閃存存儲器,簡稱RAM的隨機(jī)存取存儲器,時鐘芯片等外圍芯片和器件設(shè)置在一個小的印刷電路板PCB上,制成處理器模塊。處理器模塊化設(shè)計可為主板節(jié)省空間,同時方便整臺設(shè)備查找故障和維護(hù)。處理器模塊是其所工作設(shè)備的核心,對處理器模塊的檢測就非常重要。現(xiàn)有技術(shù)對處理器模塊的檢測方案是制造檢驗(yàn)工裝,根據(jù)處理器模塊需要完成的功能在該工裝上添加外圍電路。現(xiàn)有技術(shù)對處理器模塊的檢測方案還存在以下的缺陷和不足之處:
現(xiàn)有技術(shù)檢測方案往往只能針對部分功能實(shí)施檢測,也不能檢測到處理器模塊的每一個輸入/輸出端口,即I/O端口,并且不能自動檢測,檢測操作流程多;而且現(xiàn)有技術(shù)檢測方案還需要工具輔助檢測,這些工具包括串口線、網(wǎng)口線、示波器等;另外,現(xiàn)有技術(shù)檢測方案即使檢測到故障,也不能準(zhǔn)確定位,往往需要用完全替換處理器模塊的方式排除故障,造成維護(hù)不方便且成本高。
實(shí)用新型內(nèi)容
本實(shí)用新型要解決的技術(shù)問題在于避免現(xiàn)有技術(shù)的不足之處而提出能夠?qū)μ幚砥髂K進(jìn)行全面檢測并定位故障點(diǎn)的處理器模塊檢測裝置,以及能夠批量化檢測處理器模塊的處理器模塊檢測系統(tǒng)。
本實(shí)用新型解決所述技術(shù)問題可以通過采用以下技術(shù)方案來實(shí)現(xiàn):
設(shè)計、制造一種處理器模塊檢測裝置,包括用于電連接處理器模塊各端口的處理器模塊端子單元,用于檢測處理器模塊串口的、電連接處理器模塊端子單元的串口檢測單元,用于檢測處理器模塊的網(wǎng)絡(luò)接口和通用串行總線接口的、電連接處理器模塊端子單元的至少一外圍接口檢測單元,用于檢測處理器模塊數(shù)據(jù)總線和地址總線的、電連接處理器模塊端子單元的靜態(tài)隨機(jī)存取存儲器,用于檢測處理器模塊各輸入/輸出端口的、電連接處理器模塊端子單元的輸入/輸出端口檢測單元,用于為裝置提供電源的、電連接處理器模塊端子單元的電源輸入單元,用于顯示檢測狀態(tài)的、電連接處理器模塊端子單元的狀態(tài)指示單元;所述狀態(tài)指示單元包括至少一個狀態(tài)指示燈。
所述串口檢測單元可以具體為如下結(jié)構(gòu),所述串口檢測單元包括串口收發(fā)器芯片、第一短接帽和第二短接帽,所述處理器模塊包括第一串口和第二串口。當(dāng)處理器模塊設(shè)置在處理器模塊端子單元內(nèi)時,所述串口收發(fā)器芯片的第一發(fā)送接口電連接處理器模塊的第一串口的接收端,該串口收發(fā)器芯片的第二接收接口電連接處理器模塊的第一串口的發(fā)送端;所述串口收發(fā)器芯片的第三發(fā)送接口電連接處理器模塊的第二串口的接收端,該串口收發(fā)器芯片的第四接收接口電連接處理器模塊的第二串口的發(fā)送端。所述串口檢測單元還設(shè)置有電連接第一串口的發(fā)送端的第一短接節(jié)點(diǎn),電連接第一串口的接收端的第三短接節(jié)點(diǎn),電連接第二串口的發(fā)送端的第二短接節(jié)點(diǎn),電連接第二串口的接收端的第四短接節(jié)點(diǎn);當(dāng)串口檢測單元啟動檢測時,所述第一短接帽電連接第一、第四短接節(jié)點(diǎn),第二短接帽電連接第二、第三短接節(jié)點(diǎn)。
具體而言,所述靜態(tài)隨機(jī)存取存儲器采用存儲器芯片IS61LV256AL-10TI,包括八個地址總線接口和十五個數(shù)據(jù)總線接口。當(dāng)處理器模塊設(shè)置在處理器模塊端子單元內(nèi)時,所述處理器模塊的地址總線電連接靜態(tài)隨機(jī)存取存儲器的地址總線接口,處理器模塊的數(shù)據(jù)總線電連接靜態(tài)隨機(jī)存取存儲器的數(shù)據(jù)總線接口,通過對靜態(tài)隨機(jī)存取存儲器讀寫數(shù)據(jù)檢測處理器模塊的總線電路。
所述輸入/輸出端口檢測單元可以具體為如下結(jié)構(gòu),所述輸入/輸出端口檢測單元包括至少一個數(shù)據(jù)緩存器,以及至少一個3/8譯碼器;所述數(shù)據(jù)緩存器采用總線收發(fā)器芯片SN74HC245DW,包括八個數(shù)據(jù)輸入端口和八個數(shù)據(jù)輸出端口。當(dāng)處理器模塊設(shè)置在處理器模塊端子單元內(nèi)時,所述處理器模塊的所有輸入/輸出端口分別電連接各數(shù)據(jù)緩存器的輸入端口;所述處理器模塊的三個地址總線電連接3/8譯碼器的輸入端,該3/8譯碼器的輸出端分別電連接數(shù)據(jù)緩存器的片選信號輸入端;處理器模塊通過讀取數(shù)據(jù)緩存器的數(shù)據(jù)輸出端口判斷檢測處理器模塊輸入/輸出端口的電路通道是否正確。
更具體地,所述處理器模塊檢測裝置還包括用于顯示檢測結(jié)果的、電連接處理器模塊端子單元的液晶顯示器單元,用于檢測處理器模塊功耗的、電連接處理器模塊端子單元的電流檢測單元,用于復(fù)位檢測裝置的、電連接處理器模塊端子單元的復(fù)位電路單元,用于調(diào)試處理器模塊的、電連接處理器模塊端子單元的調(diào)試燒錄單元。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于航天科工深圳(集團(tuán))有限公司,未經(jīng)航天科工深圳(集團(tuán))有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420477224.7/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





