[實用新型]一種新型跳頻共址濾波器有效
| 申請號: | 201420291291.X | 申請日: | 2014-06-03 |
| 公開(公告)號: | CN203883783U | 公開(公告)日: | 2014-10-15 |
| 發明(設計)人: | 章錦泰;王倩倩 | 申請(專利權)人: | 成都宏明電子股份有限公司 |
| 主分類號: | H03H9/46 | 分類號: | H03H9/46 |
| 代理公司: | 北京世譽鑫誠專利代理事務所(普通合伙) 11368 | 代理人: | 郭官厚 |
| 地址: | 610051 四川*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 新型 跳頻共址 濾波器 | ||
技術領域
本實用新型涉及一種可調帶通濾波器,尤其涉及一種用于抗干擾通信電臺的新型跳頻共址濾波器。
背景技術
在機載、艦載或車載等通信應用平臺上,需同時使用多部在同一頻段工作的射頻電臺,極易產生共址干擾。收發器的選擇和共址干擾的抑制技術是關鍵點。共址濾波器是共址干擾抑制技術的核心件。
如圖1所示,為解決同址干擾,電臺的發射機(即收發主機中的發射主機)末端由驅動放大器、窄帶中功率跳頻帶通濾波器(前置)、高功率放大器、低插損的寬帶大功率跳頻帶通濾波器(后置)和天線,以抑制發射機的寬帶噪聲雜散輸出,特別是本振泄漏和二次諧波輸出,防止反向互調失真,提高發射信號頻譜純度。電臺的接收機(即收發主機中的接收主機)前端則由天線、低插損的寬帶大功率跳頻帶通濾波器(前置)、低噪聲放大器、窄帶中功率跳頻帶通濾波器(后置)和接收主放大器組成,以提高接收機選擇性、靈敏度、動態范圍等指標,防止接收機的阻塞和交調互調與倒易混頻。圖1中還示出了三個二選一開關K1、K2、K3,用作發射機和接收機之間的轉換。
由上可知,為實現多頻段無線跳頻通信電臺互通互連,采用性能優良的共址濾波器作為上述窄帶中功率跳頻帶通濾波器和寬帶大功率跳頻帶通濾波器,以抑制雜散干擾和互調干擾等共址干擾是提高通信電臺電子對抗環境下的性能急待解決的重要課題。
根據調諧級數的差異劃分,傳統跳頻共址濾波器主要包括雙調諧、三調諧和四調諧三種共址濾波器,其同軸線對應的等效電路分別如圖2、圖7、圖10所示,其中,圖2所示為雙調諧共址濾波器,包括輸入匹配電感LS1、輸出匹配電感LS3、兩個諧振腔之間的耦合電感LS2,兩個等效電阻R1、R2,兩個諧振電容CP1、CP2,兩個諧振電感LP1、LP2;圖7所示為三調諧共址濾波器,包括輸入匹配電感LS1、輸出匹配電感LS4、三個諧振腔之間的耦合電感LS2、LS3,三個等效電阻R1、R2、R3,三個諧振電容CP1、CP2、CP3,三個諧振電感LP1、LP2、LP3;圖10所示為四調諧共址濾波器,包括輸入匹配電感LS1、輸出匹配電感LS5、三個諧振腔之間的耦合電感LS2、LS3、LS4,四個等效電阻R1、R2、R3、R4,四個諧振電容CP1、CP2、CP3、CP4,四個諧振電感LP1、LP2、LP3、LP4。
傳統的跳頻共址濾波器的諧振電感采用終端接地的長度為工作波長四分之一的同軸線或螺旋線實現,其內導體等效為一個諧振電感;耦合電感有時不采用一個電感器直接耦合,而采用兩個空心線圈之間的互感來實現。
眾所周知,PIN開關的選擇,正向導通的串聯電阻和反向電容是一對矛盾。傳統跳頻共址濾波器中,為了解決PIN開關反向電容對高頻端的不良影響,不得不采用減少PIN二極管數量的方法,如每個調諧器只采用8個PIN開關,每個開關只采用一只PIN二極管,如圖16所示,外加偏置均為在PIN開關與電容的連接節點上連接的射頻扼流電感接入,其體積較大,由于單個PIN二極管導通時串聯電阻比雙PIN二極管并聯大一倍,因此插入損耗較大。
上述傳統共址濾波器存在以下缺陷:二次諧波抑制較低,選擇性較差,插入損耗較大,在大功率如100W下長期工作穩定性差。上述傳統四調諧共址濾波器國內未見生產。
實用新型內容
本實用新型的目的就在于為了解決上述問題而提供一種能有效抑制二次諧波的新型跳頻共址濾波器。
本實用新型通過以下技術方案來實現上述目的:
一種新型跳頻共址濾波器,包括調諧選頻組件、PIN開關陣列驅動器和帶現場可編程與頻率編碼的存儲器,所述調諧選頻組件包括安裝有多對PIN開關、多只電容器組成的電容陣列的PCB板和終端接地的由外殼及內導體組成的同軸線,所述新型跳頻共址濾波器的等效諧振電路包括等效串聯電阻、諧振電容、諧振電感和耦合電感,所述諧振電容的第一端連接所述等效串聯電阻后接地,所述諧振電容的第二端與所述諧振電感串聯,每一個所述諧振電容連接的所述諧振電感為2~3個。
具體地,所述外殼為方形外殼,所述內導體為圓柱形內導體,所述諧振電感為所述內導體引出抽頭后形成的等效電感;所述內導體的長度小于工作波長的八分之一,所述同軸線的阻抗為40Ω-180Ω;所述PIN開關為8~16對,所述電容陣列包含電容器9~17個;所述PCB板平面與所述內導體垂直,所述PCB板四周直接接地并與所述外殼相連,所述內導體為鍍銀紫銅管、鍍銀紫銅棒或鍍銀鋁合金棒,所述外殼為鍍錫鋼外殼、鋁合金外殼或紫銅外殼,所述外殼的內壁鍍銀;所述PIN開關陣列驅動器和帶現場可編程與頻率編碼的存儲器安裝在所述外殼的側面金屬夾層內。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都宏明電子股份有限公司,未經成都宏明電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420291291.X/2.html,轉載請聲明來源鉆瓜專利網。





