[實用新型]多芯片的電源供給控制電路有效
| 申請?zhí)枺?/td> | 201420274003.X | 申請日: | 2014-05-27 |
| 公開(公告)號: | CN203849673U | 公開(公告)日: | 2014-09-24 |
| 發(fā)明(設(shè)計)人: | 莊朝喜;楊展升;劉宇華 | 申請(專利權(quán))人: | 絡(luò)達(dá)科技股份有限公司 |
| 主分類號: | G06F1/32 | 分類號: | G06F1/32 |
| 代理公司: | 北京律誠同業(yè)知識產(chǎn)權(quán)代理有限公司 11006 | 代理人: | 梁揮;常大軍 |
| 地址: | 中國臺灣新竹市*** | 國省代碼: | 中國臺灣;71 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 芯片 電源 供給 控制電路 | ||
技術(shù)領(lǐng)域
本實用新型涉及一種多芯片的電源供給控制電路,尤其涉及一種在待機(jī)時可以關(guān)掉芯片的電源能量的控制電路。
背景技術(shù)
隨著半導(dǎo)體技術(shù)的演進(jìn),將多個芯片組合在單一封裝結(jié)構(gòu)之中已是技術(shù)發(fā)展的方向,如此將可以縮小整體電路結(jié)構(gòu)的體積,提升電性能力,進(jìn)而使得設(shè)計出的電子設(shè)備可以達(dá)到小型化的需求。
為了電路結(jié)構(gòu)縮小化的目的,目前多芯片封裝結(jié)構(gòu)是可以采取堆疊方式來設(shè)置多個芯片。請參閱圖1(A)為現(xiàn)有堆疊式的多芯片封裝結(jié)構(gòu)示意圖。如圖所示,多芯片封裝結(jié)構(gòu)100包括一主控制芯片11及至少一輔助芯片12。主控制芯片11設(shè)置在一基板10的表面上,而輔助芯片12堆疊設(shè)置在主控制芯片11的表面上。
基板10包括多個基板接合墊101,主控制芯片11包括多個主控制芯片墊111、112、113,而輔助芯片12包括多個輔助芯片墊121。主控制芯片11的主控制芯片墊111通過打線連接至基板10的基板接合墊101,以使主控制芯片11與基板10電性連接。輔助芯片12的輔助芯片墊121通過打線連接至主控制芯片11的主控制芯片墊112,以使輔助芯片12與主控制芯片11電性連接。
又,輔助芯片12的輔助芯片墊121經(jīng)由打線至主控制芯片11的主控制芯片墊112,而后再經(jīng)由主控制芯片11的主控制芯片墊113打線至基板10的基板接合墊101,以使輔助芯片12與基板10電性連接。或者,如圖1(B)所示,輔助芯片12的輔助芯片墊121也可以選擇直接打線至基板10的基板接合墊101,以使輔助芯片12與基板10電性連接。
多芯片封裝結(jié)構(gòu)100可以應(yīng)用在一電子設(shè)備中。當(dāng)電子設(shè)備待機(jī)時,輔助芯片12理論上應(yīng)該完全停止運(yùn)作才是,然而,以往多芯片封裝結(jié)構(gòu)100的電路設(shè)計,輔助芯片12大都可以通過電源線路及/或控制線路取得電源能量,使得輔助芯片12的內(nèi)部元件往往處在微導(dǎo)通狀態(tài)(weakly?turn-on)而造成能量的消耗。若電子設(shè)備為一可攜式電子設(shè)備,將會因為輔助芯片12無謂的能量消耗,使得電子設(shè)備的電池待機(jī)時間相對的縮短而不利于電子設(shè)備的使用。
實用新型內(nèi)容
本實用新型的一目的,在于提供一種多芯片的電源供給控制電路,其電路可以應(yīng)用在一電子設(shè)備中,包括有一主控制芯片及至少一輔助芯片,輔助芯片通過電源線路及控制線路連接主控制芯片中的一電壓源及一主控制器,在電源線路及控制線路分別設(shè)置一開關(guān)器,當(dāng)電子設(shè)備待機(jī)時,操控開關(guān)器斷開,以令電源線路及控制線路斷路,則,電壓源將無法通過電源線路及控制線路供電至輔助芯片,以使輔助芯片真正停止運(yùn)作,致使降低電子設(shè)備待機(jī)時的能量消耗。
為達(dá)上述目的,本實用新型提供一種多芯片的電源供給控制電路,其包括:
一主控制芯片,包括一主控制器、至少一電源線路及至少一控制線路,電源線路之上設(shè)置有一第一開關(guān)器;及
一輔助芯片,經(jīng)由電源線路連接一電壓源以及通過控制線路連接主控制器,其中第一開關(guān)器接收一第一開關(guān)信號以根據(jù)第一開關(guān)信號進(jìn)行閉合或斷開。
上述的電源供給控制電路,其中該第一開關(guān)器閉合時,該輔助芯片與該電壓源間的該電源線路導(dǎo)通,而該第一開關(guān)器斷開時,該輔助芯片與該電壓源間的該電源線路斷路。
上述的電源供給控制電路,其中各控制線路之上分別設(shè)置有一第二開關(guān)器,該第二開關(guān)器接收一第二開關(guān)信號以根據(jù)該第二開關(guān)信號進(jìn)行閉合或斷開。
上述的電源供給控制電路,其中尚包括至少一拉升電阻,各拉升電阻的一端連接該電壓源而另一端連接對應(yīng)的該控制線路,其中該第二開關(guān)器閉合時,該輔助芯片與該拉升電阻間的該控制線路導(dǎo)通,而該第二開關(guān)器斷開時,該輔助芯片與該拉升電阻間的該控制線路斷路。
上述的電源供給控制電路,其中該主控制器經(jīng)由該控制線路傳送至少一數(shù)據(jù)信號及/或至少一時脈信號至該輔助芯片。
上述的電源供給控制電路,其中該主控制芯片尚包括至少一第一主芯片墊及至少一第二主芯片墊,該第一主芯片墊連接該電源線路,該第二主芯片墊連接該控制線路,該輔助芯片包括至少一第一輔助芯片墊及至少一第二輔助芯片墊,該輔助芯片通過該第一輔助芯片墊連接該主控制芯片的該第一主芯片墊以及通過該第二輔助芯片墊連接該主控制芯片的該第二主芯片墊。
上述的電源供給控制電路,其中該電源供給控制電路應(yīng)用在一電子設(shè)備中,當(dāng)該電子設(shè)備待機(jī)時,該第一開關(guān)器接收一禁能狀態(tài)的該第一開關(guān)信號以進(jìn)行斷開。
上述的電源供給控制電路,其中該電源供給控制電路應(yīng)用在一電子設(shè)備中,當(dāng)該電子設(shè)備待機(jī)時,該第二開關(guān)器接收一禁能狀態(tài)的該第二開關(guān)信號以進(jìn)行斷開。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于絡(luò)達(dá)科技股份有限公司,未經(jīng)絡(luò)達(dá)科技股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201420274003.X/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





