[發明專利]一種陣列基板和顯示裝置有效
| 申請號: | 201410856588.0 | 申請日: | 2014-12-31 |
| 公開(公告)號: | CN104464680B | 公開(公告)日: | 2018-01-23 |
| 發明(設計)人: | 衣志光 | 申請(專利權)人: | 深圳市華星光電技術有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36 |
| 代理公司: | 北京聿宏知識產權代理有限公司11372 | 代理人: | 朱繪,張文娟 |
| 地址: | 518132 廣東*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 陣列 顯示裝置 | ||
技術領域
本發明涉及顯示技術領域,具體地說,涉及一種陣列基板和顯示裝置。
背景技術
TFT(Thin Film Transistor,薄膜場效應晶體管)-LCD(Liquid Crystal Display,液晶顯示器)主要由液晶面板、柵線驅動器(也稱柵線驅動電路)、數據驅動器(也稱數據驅動電路)、時序控制器、伽馬電壓生成器和背光源組成。液晶面板由陣列基板和彩膜基板以及液晶構成。數據線和柵線形成在陣列基板上,設置在數據線和柵線交叉處的TFT用于將數據驅動器輸出的數據信號傳送到陣列基板的像素電極上,以驅動像素電極對應的液晶。
柵線驅動器通過扇形走線連接各條柵線,為各柵線提供柵線驅動信號。但在同一條柵線上,從靠近柵線驅動器的初始段到遠離柵線驅動器的末尾段,各位置的柵線驅動信號都存在一定的RC Delay(電阻電容延遲),導致同一柵線末尾段的TFT的驅動時間小于初始段的TFT的驅動時間。進而將導致初始段對應的像素電極的充電量大于末尾段對應的像素電極的充電量,初始段對應的像素電極甚至可能出現過充的現象,使得同一行的各亞像素單元的出光量出現偏差,降低了LCD的顯示效果。
發明內容
本發明的目的在于提供一種陣列基板和顯示裝置,可改善同一行各亞像素單元的出光量不一致的現象。
本發明第一方面提供了一種陣列基板,該陣列基板包括若干陣列排布的亞像素單元和設置于陣列基板一側的柵線驅動器,各亞像素單元對應設置有像素電極和公共電極線,所述像素電極和所述公共電極線部分相對形成存儲電容;
同一亞像素單元行中,各亞像素單元的存儲電容自靠近所述柵線驅動器的一端向遠離所述柵線驅動器的一端逐漸減小。
其中,同一亞像素單元行中,對于與所述柵線驅動器的距離最小的亞像素單元和與所述柵線驅動器的距離最大的亞像素單元而言,其二者的存儲電容的比值與其二者的像素電極的實際充電時長的比值相等。
其中,與所述柵線驅動器距離最小的亞像素單元和與所述柵線驅動器距離最大的亞像素單元的存儲電容的比值為:
其中,T1為每一亞像素單元的理論充電時長,T2為每一亞像素單元的延遲充電時長,n為亞像素單元行中的亞像素單元的個數。
其中,每一亞像素單元的理論充電時長為每一幀圖像的顯示時長與該陣列基板的柵線的條數的比值。
其中,每一亞像素單元的延遲時長為該亞像素單元對應的柵線電阻與寄生電容的乘積,所述寄生電容為柵線和源極、漏極構成的。
其中,同一亞像素單元行中,各亞像素單元的像素電極與公共電極線的相對面積自靠近所述柵線驅動器的一端向遠離所述柵線驅動器的一端逐漸減小。
其中,同一亞像素單元行的任意兩個相鄰的亞像素單元中,距離所述柵線驅動器較近的亞像素單元的存儲電容與距離所述柵線驅動器較遠的亞像素單元的存儲電容的差值固定不變。
其中,同一亞像素單元行的任意兩個相鄰的亞像素單元中,其二者存儲電容的比值為其二者的實際充電時間的比值。
其中,每一亞像素單元行包括5760個亞像素單元。
本發明帶來了以下有益效果:在本發明實施例的技術方案中,為了保證同一亞像素單元行中的各亞像素單元的像素電極的充電效果相同或近似相同,各亞像素單元的存儲電容可自靠近柵線驅動器的一端向遠離柵線驅動器的一端逐漸減小。雖然每一亞像素單元的TFT的驅動時間沒變,但是存儲電容的大小不一,且TFT的驅動時間越長的亞像素單元的存儲電容越大。存儲電容的存在,可延長像素電極充電至指定電位的時間。通過調節存儲電容的大小,可使得同一亞像素單元行中的各亞像素單元的像素電極均充電至指定電位,保證了顯示裝置的顯示效果。
本發明第二方面提供了一種顯示裝置,該顯示裝置包括上述的陣列基板、以及與所述陣列基板配合的彩膜基板。
本發明的其它特征和優點將在隨后的說明書中闡述,并且,部分地從說明書中變得顯而易見,或者通過實施本發明而了解。本發明的目的和其他優點可通過在說明書、權利要求書以及附圖中所特別指出的結構來實現和獲得。
附圖說明
為了更清楚地說明本發明實施例中的技術方案,下面將對實施例描述中所需要的附圖做簡單的介紹:
圖1是陣列基板的結構示意圖;
圖2是亞像素單元的結構示意圖。
附圖標記說明:
1—第一亞像素單元;2—第二亞像素單元;3—柵線;
4—數據線;5—源極;6—漏極;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市華星光電技術有限公司,未經深圳市華星光電技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410856588.0/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種納米纖維泡沫基吸音材料的制備方法
- 下一篇:一種顯示裝置





