[發(fā)明專利]一種零功耗射頻讀表的電能表無效
| 申請(qǐng)?zhí)枺?/td> | 201410851206.5 | 申請(qǐng)日: | 2015-08-04 |
| 公開(公告)號(hào): | CN104502695A | 公開(公告)日: | 2015-07-29 |
| 發(fā)明(設(shè)計(jì))人: | 李銀龍;馬華;李雙;李寶英 | 申請(qǐng)(專利權(quán))人: | 李銀龍 |
| 主分類號(hào): | G01R22/00 | 分類號(hào): | G01R22/00;G06K7/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 063300 河*** | 國(guó)省代碼: | 河北;13 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 功耗 射頻 電能表 | ||
1.一種零功耗射頻讀表的電能表,其包括電能表主控電路、EEPROM模塊電路和射頻天線,其中
電能表主控電路是電能表的核心部分,包括微處理器模塊、計(jì)量模塊、485通信模塊、液晶顯示模塊、繼電器控制模塊,電能表主控電路完成計(jì)量、通信、顯示、控制功能;EEPROM模塊電路為電能表提供存儲(chǔ)器,微處理器通過I2C總線與EEPROM通信,實(shí)現(xiàn)數(shù)據(jù)的存取功能;射頻天線接收外部RF信號(hào),輸入到EEPROM模塊電路,EEPROM將射頻信號(hào)轉(zhuǎn)化為讀寫指令,并從RF系統(tǒng)獲取電能,所以不依靠智能電能表的電能也可以正常工作。
2.一種零功耗射頻讀表的電能表,其特征在于,零功耗射頻讀表的電能表包括主控制器、電能計(jì)量模塊、通訊模塊和存儲(chǔ)模塊;其中主控制器是電能表的核心,在整個(gè)系統(tǒng)起到邏輯運(yùn)算和控制的作用;計(jì)量模塊用于采集電流電壓信號(hào)并計(jì)量用戶電量;通訊模塊用于電能表與上位機(jī)的遠(yuǎn)程通信;存儲(chǔ)模塊用于存儲(chǔ)電量及事件數(shù)據(jù)。
3.依據(jù)權(quán)利要求2所述的零功耗射頻讀表的電能表,其特征在于,主控制器包括CPU及其最小系統(tǒng)電路,由電阻R1和C1串聯(lián)組成復(fù)位電路,電阻R1一端接+5V電源及CPU的VCC端口、電阻R1另一端連接電容C1及CPU的RESET端口;電容C1一端接電阻R1及CPU的RESET端口、另一端接地及CPU的VSS端口。
4.依據(jù)權(quán)利要求2所述的零功耗射頻讀表的電能表,其特征在于,電能計(jì)量模塊包括計(jì)量芯片U2、晶振電路、電流和電壓采樣電路、脈沖燈電路;計(jì)量芯片的MMD1、DVDD、MMD0端口均連接計(jì)量電源V_Msr端,DGND、AGND端口均連接計(jì)量電壓GND端;外部火線實(shí)際電流的采樣電流經(jīng)繼電器的錳銅片后轉(zhuǎn)化為電壓信號(hào)(參見圖2中的I1+/I1-端接至繼電器),采樣電流經(jīng)過由電阻R2、R3、R4、R5、電容C2、C3組成的差分阻容濾波電路之后,輸入到計(jì)量芯片電流采樣端口I1N、I1P;火線電壓經(jīng)R7電阻分壓后輸入到計(jì)量芯片電壓采樣端口VP端,VN端串聯(lián)電阻R8后接地;晶振X2兩端連接計(jì)量芯片OSCO、OSCI端口,為計(jì)量芯片提供時(shí)鐘源;電阻R6與LED1串聯(lián)后連接計(jì)量芯片的脈沖輸出端CF1端,實(shí)現(xiàn)電量脈沖的顯示;差分阻容濾波電路中,電阻R3一端接I1+、電阻R3另一端連接電阻R4及地端;電阻R4一端接I1-、電阻R4另一端連接電阻R3及地端;電阻R2一端接I?1+、電阻R2另一端連接電容C2及計(jì)量芯片的I1N;電阻R5一端接I1-、電阻R5另一端連接電容C3及計(jì)量芯片的I1P;電容C2一端接電阻R2及計(jì)量芯片的I1N、電容C2的另一端接電容C3及地端;電容C3一端接電阻R5及計(jì)量芯片的I1P、電容C3的另一端接電容C2及地端。
5.依據(jù)權(quán)利要求2所述的零功耗射頻讀表,其特征在于,通訊模塊包括485芯片U4及其保護(hù)電路,485芯片U4的R端口接CPU的RXD端口,485芯片U4的RE和DE端口均接CPU?的TXD端口,485芯片U4的D端口接CPU的P04端口;電容C4一端接485模塊電源端及485芯片U4的VCC端口、電容C4的另一端接485模塊電源地端;電阻R10一端接485模塊電源端及電容C4、電阻R10的另一端接485芯片U4的A端口及瞬變電壓抑制二極管TVS;熱敏電阻F4一端接瞬變電壓抑制二極管TVS及電阻R9、熱敏電阻F4的另一端接485總線B端口;瞬變電壓抑制二極管TVS一端接熱敏電阻F4、瞬變電壓抑制二極管TVS的另一端接電阻R10及485總線A端口;電阻R9一端接485芯片U4的B端口及電容熱敏電阻F4、電阻R9的另一端接485芯片U4的GND端口及485模塊電源地端。
6.依據(jù)權(quán)利要求2所述的零功耗射頻讀表的電能表,其特征在于,存儲(chǔ)模塊包括EEPROM芯片U3和射頻天線,EEPROM芯片U3的SCL端口連接CPU的P60端口,EEPROM芯片U3的SDA端口連接CPU的P61端口,EEPROM芯片U3的VCC端口連接CPU的P122端口,EEPROM芯片U3的E1、E0和VSS端口均連接地端,EEPROM芯片U3的AC0和AC1端口連接射頻天線兩端。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于李銀龍,未經(jīng)李銀龍?jiān)S可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410851206.5/1.html,轉(zhuǎn)載請(qǐng)聲明來源鉆瓜專利網(wǎng)。
- 一種基于功耗池的集群功耗分配方法
- 遠(yuǎn)端射頻單元及其功耗限制方法、以及基站控制器
- 一種基站功耗的監(jiān)測(cè)方法及裝置
- 一種整機(jī)柜功耗限制方法及裝置
- 功耗處理方法、裝置、電子設(shè)備及計(jì)算機(jī)可讀介質(zhì)
- 一種整機(jī)箱功耗的分配方法、系統(tǒng)、裝置及可讀存儲(chǔ)介質(zhì)
- 一種基于LSTM的機(jī)房功耗預(yù)警方法、系統(tǒng)、終端及存儲(chǔ)介質(zhì)
- 功耗調(diào)節(jié)方法、裝置、存儲(chǔ)介質(zhì)、服務(wù)器和終端
- 一種數(shù)據(jù)中心的功耗控制方法、系統(tǒng)及相關(guān)組件
- 一種延遲掉電省功耗方法和裝置





