[發明專利]使用用于控制電力供給的技術的圖像形成裝置在審
| 申請號: | 201410816867.4 | 申請日: | 2014-12-24 |
| 公開(公告)號: | CN104754162A | 公開(公告)日: | 2015-07-01 |
| 發明(設計)人: | 三浦滋夫 | 申請(專利權)人: | 佳能株式會社 |
| 主分類號: | H04N1/00 | 分類號: | H04N1/00 |
| 代理公司: | 北京怡豐知識產權代理有限公司 11293 | 代理人: | 遲軍 |
| 地址: | 日本東京都*** | 國省代碼: | 日本;JP |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 使用 用于 控制 電力 供給 技術 圖像 形成 裝置 | ||
技術領域
本發明涉及圖像形成裝置,特別是涉及用于控制到構成圖像形成裝置的集成電路的電力供給的技術。
背景技術
近年來,使用被稱為片上系統(SOC)的集成芯片來控制圖像形成裝置的整體操作的控制器系統已經普及。作為SOC,納入了將模擬圖像信號轉換為數字信號的模擬前端(AFE)的SOC變得普遍。AFE具有從讀取的模擬信號中去除噪聲的濾波電路、放大模擬信號的放大電路以及將模擬信號轉換為數字信號的A/D轉換器。
從精確的串行路徑調節器向由AFE和諸如CIS或CCD的讀取傳感器構成的讀取單元供給電力(參照例如日本特開(Kokai)平10-304134號公報)。DC-DC轉換器是具有比串行路徑調節器更高功率轉換效率的電源,但是使用DC-DC轉換器可能由于開關的影響而在DC-DC轉換器的輸出中引起波紋噪聲。例如,當從DC-DC轉換器向讀取單元供給電力時,噪聲可能影響例如讀取低亮度(low-intensity)半色調圖像的模式中的圖像,從而引起圖像質量劣化。
由于AFE和讀取傳感器被互相遠離地放置,因此通常使用長線纜來將AFE和讀取傳感器連接在一起。因此,擔心波紋噪聲會使得輻射噪聲惡化。此外,在通過模擬公共線路執行傳真通信的圖像形成裝置中,不期望的噪聲可能傳播到模擬公共線路。另一方面,從圖像形成裝置節能的觀點來看,DC-DC轉換器遠遠優于串行路徑調節器。
內置有AFE的SOC受到在圖像形成裝置處于節能模式(睡眠模式)時不能夠關閉AFE的電源的約束。另一方面,除了AFE之外,SOC還具有IO電路等,并且因此,例如用于從睡眠狀態返回的中斷信號被輸入到SOC。為使該中斷信號有效,需要當圖像形成裝置處于睡眠模式時向SOC中的IO電路供給電力。當在睡眠模式中AFE的電源被關閉時,在正被供給電力的電路與AFE之間發生電位差。其結果是,電流從正被供給電力的電路流到未被供給電力的AFE,并且這引起閂鎖(latch-up)現象等,并可能損傷器件。
如上所述,當圖像形成裝置處于睡眠模式時,必須向AFE供給電力。此外,從保證圖像質量的觀點來看,需要從串行路徑調節器來向AFE供給電力。串行路徑調節器使用晶體管或場效應晶體管(FET)來降低電壓,并相對于輸入電壓獲得期望的輸出電壓。
由于該原因,作為與DC-DC轉換器的區別,串行路徑調節器不進行開關,并且因此噪音的影響小。另一方面,串行路徑調節器基本上通過晶體管或FET耗電來使輸出電壓與期望的輸出電壓匹配,并且由此功率轉換效率差,并且不適于節能。
發明內容
本發明提供一種確保對AFE的高質量電力供給并減小處于睡眠模式的AFE的電力消耗的圖像形成裝置。
由此,本發明的第一方面提供了一種圖像形成裝置,該圖像形成裝置包括:轉換電路,其被構造成將模擬信號轉換為數字信號;第一電源,其被構造成向所述轉換電路供給第一DC電力;第二電源,其被構造成使用與由所述第一電源使用的方法不同的方法,向所述轉換電路供給第二DC電力;集成電路,在該集成電路中納入有所述轉換電路和不同于所述轉換電路的其他電路;切換電路,其被構造成將到所述轉換電路的電力,在所述第一DC電力與所述第二DC電力之間進行切換;以及控制單元,其被構造成,在使用所述轉換電路時,控制所述切換電路以從所述第一電源向所述轉換電路供給所述第一DC電力,而在未使用所述轉換電路時,控制所述切換電路以從所述第二電源向所述轉換電路供給所述第二DC電力。
根據本發明,當使用AFE時,從具有低噪聲的串行路徑調節器對納入到集成電路(SOC)中的AFE供給電力。當未使用AFE時,至AFE的電力切換到來自具有高電力供給效率的DC-DC轉換器的電力。其結果是,至AFE的噪聲被抑制,并且確保了對AFE的高質量電力供給,同時減小了在睡眠模式、非圖像讀取模式等未使用AFE的情況下的電力消耗,以實現節能效果。
通過以下(參照附圖)對示例性實施例的描述,本發明的其他特征將變得清楚。
附圖說明
圖1是示意性示出根據本發明的實施例的圖像形成裝置的結構的框圖。
圖2是示出圖1中的示例性24V/3.3V_DC-DC轉換器(異步整流式降壓)的電路圖。
圖3是用于解釋流經圖2中的電感器的電流值的圖。
圖4是示出圖2中的5V/3.3V_LDO(具有低功率損耗的低壓降型調節器)的電路圖。
圖5是示出在圖1的圖像形成裝置中的圖像讀取操作期間的電力供給控制處理的流程的流程圖。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于佳能株式會社;,未經佳能株式會社;許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410816867.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:數據設定系統以及數據設定方法
- 下一篇:移動終端應用的控制方法和控制裝置





