[發明專利]一種用于時鐘恢復的網絡數據計數方法有效
| 申請號: | 201410761197.0 | 申請日: | 2014-12-12 |
| 公開(公告)號: | CN104486020A | 公開(公告)日: | 2015-04-01 |
| 發明(設計)人: | 胡強;吳援明 | 申請(專利權)人: | 成都朗銳芯科技發展有限公司 |
| 主分類號: | H04J3/06 | 分類號: | H04J3/06 |
| 代理公司: | 四川力久律師事務所 51221 | 代理人: | 林輝輪;王蕓 |
| 地址: | 610041 四川省成都*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 用于 時鐘 恢復 網絡 數據 計數 方法 | ||
技術領域
本發明涉及一種網絡通信領域,特別涉及一種用于時鐘恢復的網絡數據計數方法。
背景技術
如圖1所示,CES(Circuit?Emulation?Service)電路仿真提供一種從電路交換網到分組交換網的平穩過渡方案,發送端PE設備將TDM數據通過實時封裝,經分組網絡傳輸達接收端,在接收端PE設備接收端數據緩存隊列恢復出同步時鐘,同步時鐘解封裝數據幀,重組為TDM數據流;但因為TDM網是一種同步網,分組網為典型的異步網,TDM數據在通過分組網傳送到接收端時會造成自身的時鐘信息丟失,因此在接收端恢復TDM數據時的時鐘恢復技術至關重要,數據時鐘信息的恢復直接影響數據傳輸的質量,目前的時鐘恢復技術存在著恢復所需時間長、恢復精度差等問題。
發明內容
本發明的目的在于克服現有技術中所存在的上述不足,提供一種恢復精度高、恢復所需時間短的基于TDM的網絡時鐘恢復系統;包括數據時鐘分徑模塊、數據緩存模塊、時鐘恢復模塊、并串處理模塊;所述數據時鐘分徑模塊分別與所述數據緩存模塊、時鐘恢復模塊連接;所述數據緩存模塊、所述時鐘恢復模塊均與所述并串處理模塊連接。
所述數據時鐘分徑模塊用于將從分組網絡接收到的網絡數據中的控制字部分送入時鐘恢復模塊。
所述數據緩存模塊用于對所述網絡數據進行排序、丟包處理。
所述時鐘恢復模塊用于接收所述網絡數據的控制字部分,并計算、調整所述網絡數據的恢復時鐘。
所述并串處理模塊用于將所述經過排序、丟包處理的網絡數據和計算調整出的恢復時鐘頻率進行并串處理。
進一步的,所述時鐘恢復模塊包括網絡數據計數模塊和時鐘調整模塊,所述網絡數據計數模塊包括控制模塊、計數模塊、偏差計算模塊;所述控制模塊分別與所述計數模塊和偏差計算模塊連接;所述偏差計算模塊與所述時鐘調整模塊連接;所述時鐘調整模塊的輸出端與所述計數模塊連接。
所述控制模塊用于控制各個模塊的運行;所述計數模塊用于根據所述時鐘調整模塊輸出的當前恢復時鐘頻率對接收到的數據進行計數;所述偏差計算模塊用于計算當前恢復時鐘頻率的時鐘偏差;所述時鐘調整模塊用于根據所述偏差計算模塊的計算結果調整數據的恢復時鐘,并將當前恢復時鐘輸出。
進一步的,所述偏差計算模塊包括時鐘計數值累加模塊,時鐘采樣次數累加模塊、平均時鐘計數計算模塊和平均時鐘計數對比模塊。
所述時鐘計數值累加模塊用于累加單一計算周期內的時鐘計數累加值。
所述時鐘采樣次數模塊用于記錄單一計算周期內實際采樣次數。
平均時鐘計數計算模塊用于計算并存儲單一計算周期內的平均時鐘計數,計算周期內的平均時鐘計數=計算周期內的時鐘計數累加值/計算周期內實際采樣次數。
所述平均時鐘計數對比模塊用于對比當前時鐘周期內平均時鐘計數與上一時鐘周期內的平均時鐘計數的大小。
進一步的,所述時鐘調整模塊中包括基準脈沖產生模塊、恢復時鐘產生模塊和脈沖增減模塊。
所述基準脈沖產生模塊用于產生基準脈沖。
所述恢復時鐘產生模塊用于根據所述基準脈沖產生當前恢復時鐘。
所述脈沖增減模塊用于根據所述偏差計算模塊的計算結果對當前恢復時鐘包含的基準脈沖進行增減操作。
優選的,所述基準脈沖頻率為327.68MHz。
優選的,所述計數模塊中采用遞減的方式實現接收數據的計數。
進一步的,所述數據緩存模塊包括寫入控制模塊、讀出控制模塊、抖動緩存模塊,所述寫入控制模塊的輸入端與數據接收端口連接,所述寫入控制模塊的輸出端與所述抖動緩存模塊連接,所述抖動緩存模塊還與所述讀出控制模塊連接;所述寫入控制模塊用于控制網絡數據的寫入;所述抖動緩存模塊用于存儲所述網絡數據;所述讀出控制模塊用于控制所述抖動緩存模塊中網絡數據的讀出。
進一步的,所述抖動緩存模塊包括標志存儲模塊和數據存儲模塊,所述標志存儲模塊包括寫讀標志存儲模塊和序列號存儲模塊;所述數據存儲模塊用于存儲所述網絡數據的凈荷部分;所述讀寫標志存儲模塊用于存儲與凈荷部分一一對應的寫讀標志;所述序列號存儲模塊用于存儲網絡數據的序列號部分。
進一步的,所述寫入控制模塊還連接有寫基準時鐘產生模塊,所述讀出控制模塊還連接有讀恢復時鐘產生模塊,所述寫基準時鐘產生模塊用于產生控制所述寫入控制模塊的基準時鐘;所述讀恢復時鐘產生模塊用于產生控制所述讀出控制模塊的恢復時鐘。
優選的,所述寫入數據步驟在81.92MHz基準時鐘下工作,所述讀出數據步驟在81.92MHz恢復時鐘下工作。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都朗銳芯科技發展有限公司,未經成都朗銳芯科技發展有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410761197.0/2.html,轉載請聲明來源鉆瓜專利網。





