[發明專利]一種顯示面板、其驅動方法及顯示裝置有效
| 申請號: | 201410758916.3 | 申請日: | 2014-12-10 |
| 公開(公告)號: | CN104361878A | 公開(公告)日: | 2015-02-18 |
| 發明(設計)人: | 王延峰;商廣良;徐曉玲 | 申請(專利權)人: | 京東方科技集團股份有限公司 |
| 主分類號: | G09G3/36 | 分類號: | G09G3/36;G09G3/32 |
| 代理公司: | 北京同達信恒知識產權代理有限公司 11291 | 代理人: | 黃志華 |
| 地址: | 100015 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 顯示 面板 驅動 方法 顯示裝置 | ||
1.一種顯示面板的驅動方法,其特征在于,包括:
在一幀的顯示時間內,時序控制電路向柵極驅動電路輸出第一時鐘控制信號,向源極驅動電路輸出第二時鐘控制信號;所述柵極驅動電路根據第一時鐘控制信號對所述顯示面板中的各條柵線加載與所述第一時鐘控制信號同步的柵極驅動信號,所述源極驅動電路根據第二時鐘控制信號對所述顯示面板中的各條數據線加載與所述第二時鐘控制信號同步的源極驅動信號;其中,
所述第一時鐘控制信號是根據所述柵極驅動信號的起始時刻和加載時長確定的;加載到每條所述柵線上的所述柵極驅動信號的起始時刻是根據所述柵極驅動電路對各所述柵線的掃描順序確定的;加載到每條所述柵線上的所述柵極驅動信號的加載時長是根據與每條柵線電性連接的一組像素電極對應的延遲時長確定的;
所述第二時鐘控制信號是根據所述源極驅動信號的起始時刻和加載時長確定的;所述源極驅動信號的起始時刻和加載時長是根據與每條柵線電性連接的一組像素電極對應的延遲時長確定的。
2.如權利要求1所述的方法,其特征在于,所述柵極驅動電路根據第一時鐘控制信號對所述顯示面板中的各條柵線加載與所述第一時鐘控制信號同步的柵極驅動信號,具體包括:
按照各所述柵線與所述源極驅動電路之間的距離由小到大的順序對各所述柵線加載所述柵極驅動信號。
3.如權利要求1所述的方法,其特征在于,每組像素電極對應的延遲時長是根據任一所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻、該組像素電極中的任一像素電極與電性連接的數據線之間的電容確定的,或是根據各所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻的平均值、該組像素電極中的各像素電極與電性連接的數據線之間的電容的平均值確定的。
4.如權利要求3所述的方法,其特征在于,所述每組像素電極對應的延遲時長是根據任一所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻、該組像素電極中的任一像素電極與電性連接的數據線之間的電容確定的,或是根據各所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻的平均值、該組像素電極中的各像素電極與電性連接的數據線之間的電容的平均值確定的,具體包括:
與所述源極驅動電路距離最小的一組像素電極對應的延時時長為零。
5.如權利要求3所述的方法,其特征在于,所述每組像素電極對應的延遲時長是根據任一所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻、該組像素電極中的任一像素電極與電性連接的數據線之間的電容確定的,具體包括:
每組像素電極對應的延遲時長是根據任一所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻的仿真數據、該組像素電極中的任一像素電極與電性連接的數據線之間的電容的仿真數據確定的;或者,
每組像素電極對應的延遲時長是根據各所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻的平均值、該組像素電極中的各像素電極與電性連接的數據線之間的電容的平均值確定的,具體包括:
每組像素電極對應的延遲時長是根據各所述數據線位于該組像素電極與所述源極驅動電路之間的部分電阻的仿真數據的平均值、該組像素電極中的各像素電極與電性連接的數據線之間的電容的仿真數據的平均值確定的。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于京東方科技集團股份有限公司,未經京東方科技集團股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410758916.3/1.html,轉載請聲明來源鉆瓜專利網。





