[發(fā)明專利]檢測裝置、傳感器、電子設(shè)備以及移動體有效
| 申請?zhí)枺?/td> | 201410757917.6 | 申請日: | 2014-12-10 |
| 公開(公告)號: | CN104702269B | 公開(公告)日: | 2018-07-10 |
| 發(fā)明(設(shè)計)人: | 牧克彥;倉科隆;井伊巨樹 | 申請(專利權(quán))人: | 精工愛普生株式會社 |
| 主分類號: | H03L7/08 | 分類號: | H03L7/08 |
| 代理公司: | 北京金信知識產(chǎn)權(quán)代理有限公司 11225 | 代理人: | 黃威;蘇萌萌 |
| 地址: | 日本*** | 國省代碼: | 日本;JP |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 電路 物理量 同步信號輸出電路 延遲 延遲控制信號 電子設(shè)備 檢測裝置 驅(qū)動電路 延遲單元 移動體 傳感器 轉(zhuǎn)換器 多相時鐘信號 延遲控制電路 物理量信號 檢測電路 控制信號 輸出電路 輸出同步 輸出信號 輸出延遲 同步信號 延遲電路 種檢測 粗調(diào) 微調(diào) 輸出 檢測 | ||
1.一種檢測裝置,其特征在于,包括:
驅(qū)動電路,其接收來自物理量轉(zhuǎn)換器的反饋信號而對所述物理量轉(zhuǎn)換器進行驅(qū)動;
同步信號輸出電路,其接收來自所述驅(qū)動電路的輸出信號而輸出同步信號;
檢測電路,其根據(jù)來自所述物理量轉(zhuǎn)換器的信號以及所述同步信號而實施與物理量對應(yīng)的物理量信號的檢測處理,并輸出檢測數(shù)據(jù),
所述同步信號輸出電路包括:延遲鎖相環(huán)電路,其包括輸出延遲控制信號的延遲控制電路、和具有通過所述延遲控制信號而對延遲時間進行控制的多個延遲單元的延遲電路;
調(diào)節(jié)電路,其具有通過所述延遲控制信號而對延遲時間進行控制的至少一個延遲單元,并將如下信號輸出至所述延遲鎖相環(huán)電路,所述信號為,將基于來自所述驅(qū)動電路的所述輸出信號而生成的輸入信號延遲而得到的信號;
輸出電路,其根據(jù)來自所述延遲鎖相環(huán)電路的多相時鐘信號而輸出所述同步信號。
2.如權(quán)利要求1所述的檢測裝置,其特征在于,
所述調(diào)節(jié)電路包括第二延遲電路,所述第二延遲電路通過與構(gòu)成所述延遲鎖相環(huán)電路的所述延遲電路的所述延遲單元相比而延遲時間較少的延遲單元而構(gòu)成。
3.如權(quán)利要求1所述的檢測裝置,其特征在于,
所述調(diào)節(jié)電路包括第三延遲電路,所述第三延遲電路通過與構(gòu)成所述延遲鎖相環(huán)電路的所述延遲電路的所述延遲單元的個數(shù)相比而為較少個數(shù)的延遲單元而構(gòu)成。
4.如權(quán)利要求1所述的檢測裝置,其特征在于,
所述輸出電路在m以及n為大于1的整數(shù)并且m小于n時,根據(jù)來自所述延遲鎖相環(huán)電路的n個所述多相時鐘信號之中的m個多相時鐘信號而輸出所述同步信號。
5.如權(quán)利要求1至4中的任意一項所述的檢測裝置,其特征在于,
所述輸出電路包括:
第一選擇器,其接收來自所述延遲鎖相環(huán)電路的所述多相時鐘信號之中的第一多相時鐘信號組而輸出第一信號;
第二選擇器,其接收來自所述延遲鎖相環(huán)電路的所述多相時鐘信號之中的第二多相時鐘信號組而輸出第二信號,
第三選擇器,其接收所述第一信號和所述第二信號而輸出所述同步信號。
6.如權(quán)利要求1至4中的任意一項所述的檢測裝置,其特征在于,
所述輸出電路包括:
第一選擇器,其接收來自所述延遲鎖相環(huán)電路的所述多相時鐘信號之中的第一多相時鐘信號組而輸出第一信號;
第二選擇器,其接收來自所述延遲鎖相環(huán)電路的所述多相時鐘信號之中的第二多相時鐘信號組而輸出第二信號;
波形整形電路,其輸出通過所述第一信號而被設(shè)定下降沿、通過所述第二信號而被設(shè)定上升沿的所述同步信號。
7.如權(quán)利要求6所述的檢測裝置,其特征在于,
所述輸出電路包括:
第三選擇器,其接收來自所述延遲鎖相環(huán)電路的所述多相時鐘信號之中的第三多相時鐘信號組而輸出第三信號;
第四選擇器,其接收來自所述延遲鎖相環(huán)電路的所述多相時鐘信號之中的第四多相時鐘信號組而輸出第四信號;
第二波形整形電路,其輸出通過所述第三信號而被設(shè)定下降沿、通過所述第四信號而被設(shè)定上升沿的第二同步信號。
8.如權(quán)利要求1至4中的任意一項所述的檢測裝置,其特征在于,
所述延遲控制電路實施所述延遲鎖相環(huán)電路的輸入信號與輸出信號的相位比較而生成所述延遲控制信號。
9.如權(quán)利要求1至4中的任意一項所述的檢測裝置,其特征在于,
所述延遲控制電路在n以及j為大于1的整數(shù)、并且j小于n時,實施所述延遲鎖相環(huán)電路中的n個所述多相時鐘信號之中的j個多相時鐘信號的相位比較,從而生成所述延遲控制信號。
10.如權(quán)利要求1至4中的任意一項所述的檢測裝置,其特征在于,
構(gòu)成所述延遲鎖相環(huán)電路以及所述調(diào)節(jié)電路的各所述延遲單元為差動輸入以及差動輸出的差動型電路。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于精工愛普生株式會社,未經(jīng)精工愛普生株式會社許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410757917.6/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 同類專利
- 專利分類





