[發(fā)明專利]取樣電路模塊、存儲(chǔ)器控制電路單元及數(shù)據(jù)取樣方法有效
| 申請(qǐng)?zhí)枺?/td> | 201410653046.3 | 申請(qǐng)日: | 2014-11-14 |
| 公開(kāi)(公告)號(hào): | CN105654986B | 公開(kāi)(公告)日: | 2020-02-07 |
| 發(fā)明(設(shè)計(jì))人: | 吳仁鉅;陳維詠 | 申請(qǐng)(專利權(quán))人: | 群聯(lián)電子股份有限公司 |
| 主分類號(hào): | G11C16/06 | 分類號(hào): | G11C16/06;H03K5/135;H03K5/14 |
| 代理公司: | 11205 北京同立鈞成知識(shí)產(chǎn)權(quán)代理有限公司 | 代理人: | 馬雯雯;臧建明 |
| 地址: | 中國(guó)臺(tái)灣*** | 國(guó)省代碼: | 中國(guó)臺(tái)灣;71 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 取樣 電路 模塊 存儲(chǔ)器 控制電路 單元 數(shù)據(jù) 方法 | ||
1.一種取樣電路模塊,其特征在于,包括:
延遲鎖定回路與取樣電路,
其中該延遲鎖定回路包括:
時(shí)鐘控制電路,用以對(duì)參考時(shí)鐘信號(hào)執(zhí)行延遲鎖定以輸出選擇信號(hào);
時(shí)鐘延遲電路,電性連接至該時(shí)鐘控制電路并且用以根據(jù)該選擇信號(hào)對(duì)該參考時(shí)鐘信號(hào)進(jìn)行延遲以輸出延遲時(shí)鐘信號(hào);以及
電壓控制電路,電性連接至該時(shí)鐘控制電路與該時(shí)鐘延遲電路并且用以判斷該選擇信號(hào)是否符合預(yù)設(shè)條件,若該選擇信號(hào)符合該預(yù)設(shè)條件,該電壓控制電路調(diào)整輸出至該時(shí)鐘控制電路與該時(shí)鐘延遲電路的驅(qū)動(dòng)電壓,其中該時(shí)鐘延遲電路的延遲能力會(huì)受該驅(qū)動(dòng)電壓的影響,并且若該選擇信號(hào)不符合該預(yù)設(shè)條件,該電壓控制電路不調(diào)整輸出至該時(shí)鐘控制電路與該時(shí)鐘延遲電路的該驅(qū)動(dòng)電壓,
其中該時(shí)鐘延遲電路的延遲級(jí)數(shù)是由該選擇信號(hào)控制,而非由該驅(qū)動(dòng)電壓控制,
其中該取樣電路電性連接至該延遲鎖定回路并且用以根據(jù)該延遲時(shí)鐘信號(hào)來(lái)取樣數(shù)據(jù)信號(hào)。
2.根據(jù)權(quán)利要求1所述的取樣電路模塊,其特征在于,該電壓控制電路調(diào)整該驅(qū)動(dòng)電壓的操作包括:
將該驅(qū)動(dòng)電壓的電壓值由第一電壓值調(diào)整為第二電壓值,其中該第二電壓值不同于該第一電壓值。
3.根據(jù)權(quán)利要求2所述的取樣電路模塊,其特征在于,該電壓控制電路包括比較電路與電壓調(diào)節(jié)電路,
其中該比較電路電性連接至該時(shí)鐘控制電路并且用以判斷該選擇信號(hào)的值是否大于門檻值,
其中若該選擇信號(hào)的值大于該門檻值,該比較電路還用以輸出電壓調(diào)節(jié)信號(hào),
其中該電壓調(diào)節(jié)電路電性連接至該比較電路并且反應(yīng)于該電壓調(diào)節(jié)信號(hào)而將該驅(qū)動(dòng)電壓的該電壓值由該第一電壓值調(diào)整為該第二電壓值。
4.根據(jù)權(quán)利要求2所述的取樣電路模塊,其特征在于,該第二電壓值低于該第一電壓值。
5.根據(jù)權(quán)利要求2所述的取樣電路模塊,其特征在于,若該選擇信號(hào)符合該預(yù)設(shè)條件,該電壓控制電路還用以輸出重置信號(hào),
其中該時(shí)鐘控制電路還用以接收該重置信號(hào)并且反應(yīng)于該重置信號(hào)而執(zhí)行該延遲鎖定。
6.根據(jù)權(quán)利要求1所述的取樣電路模塊,其特征在于,該時(shí)鐘控制電路包括第一延遲線電路,并且該時(shí)鐘延遲電路包括第二延遲線電路,
其中該電壓控制電路輸出該驅(qū)動(dòng)電壓至該第一延遲線電路與該第二延遲線電路。
7.根據(jù)權(quán)利要求6所述的取樣電路模塊,其特征在于,該時(shí)鐘控制電路還包括電壓轉(zhuǎn)換電路,并且該電壓轉(zhuǎn)換電路串接于該電壓控制電路與該第一延遲線電路之間,
其中該電壓轉(zhuǎn)換電路用以接收該參考時(shí)鐘信號(hào)與該驅(qū)動(dòng)電壓并且輸出具有該驅(qū)動(dòng)電壓的電壓值的參考時(shí)鐘信號(hào)至該第一延遲線電路。
8.根據(jù)權(quán)利要求1所述的取樣電路模塊,其特征在于,該驅(qū)動(dòng)電壓的電壓值是負(fù)相關(guān)于該時(shí)鐘延遲電路的該延遲能力。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于群聯(lián)電子股份有限公司,未經(jīng)群聯(lián)電子股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410653046.3/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測(cè)試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問(wèn)操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器





