[發(fā)明專利]一種基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng)及通信方法在審
| 申請?zhí)枺?/td> | 201410586659.X | 申請日: | 2014-10-20 |
| 公開(公告)號: | CN104753843A | 公開(公告)日: | 2015-07-01 |
| 發(fā)明(設(shè)計(jì))人: | 楊哲;蔡琳;阿倫格列佛;何亮;潘建平 | 申請(專利權(quán))人: | 西北工業(yè)大學(xué) |
| 主分類號: | H04L27/04 | 分類號: | H04L27/04;H04L1/00 |
| 代理公司: | 無 | 代理人: | 無 |
| 地址: | 710072 *** | 國省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 h12qam 調(diào)制 二進(jìn)制 通信 系統(tǒng) 方法 | ||
1.一種基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng),其特征是,其包括數(shù)據(jù)分組模塊,緩存模塊,二進(jìn)制三進(jìn)制轉(zhuǎn)換模塊,編碼模塊,數(shù)據(jù)交織模塊和調(diào)制模塊;所述緩存模塊包括二進(jìn)制數(shù)據(jù)緩存模塊和三進(jìn)制數(shù)據(jù)緩存模塊;
所述數(shù)據(jù)分組模塊,用于對待處理數(shù)據(jù)進(jìn)行分組,將需要二進(jìn)制傳輸?shù)亩M(jìn)制數(shù)據(jù)存儲在所述二進(jìn)制數(shù)據(jù)緩存模塊中;將需要三進(jìn)制傳輸?shù)亩M(jìn)制數(shù)據(jù)或三進(jìn)制數(shù)據(jù)發(fā)送至所述二進(jìn)制/三進(jìn)制轉(zhuǎn)換模塊中;
所述二進(jìn)制數(shù)據(jù)緩存模塊,用于存儲所述需要二進(jìn)制傳輸?shù)臄?shù)據(jù);
所述二進(jìn)制三進(jìn)制轉(zhuǎn)換模塊,用于將所述需要三進(jìn)制傳輸?shù)臄?shù)據(jù)中的二進(jìn)制數(shù)據(jù)轉(zhuǎn)化為三進(jìn)制數(shù)據(jù),并將所述轉(zhuǎn)化后的數(shù)據(jù)存儲至三進(jìn)制數(shù)據(jù)緩存模塊;
所述編碼模塊對所述二進(jìn)制數(shù)據(jù)或三進(jìn)制數(shù)據(jù)進(jìn)行編碼,將編碼后的數(shù)據(jù)傳輸至數(shù)據(jù)交織模塊中;
所述數(shù)據(jù)交織模塊,用于對所述編碼后的數(shù)據(jù)進(jìn)行交織;
所述調(diào)制模塊,用于對所述交織后的數(shù)據(jù)進(jìn)行基于H12QAM的調(diào)制。
2.根據(jù)權(quán)利要求1所述的基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng),其特征是,
所述編碼模塊包括二進(jìn)制編碼模塊和三進(jìn)制編碼模塊,所述二進(jìn)制編碼模塊對所述二進(jìn)制數(shù)據(jù)緩存模塊中的二進(jìn)制數(shù)據(jù)進(jìn)行編碼;所述三進(jìn)制編碼模塊,對所述三進(jìn)制數(shù)據(jù)緩存模塊中的三進(jìn)制數(shù)據(jù)進(jìn)行編碼。
3.根據(jù)權(quán)利要求2所述的基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng),其特征是,所述三進(jìn)制編碼模塊中,包括一三進(jìn)制卷積編碼器,所述三進(jìn)制卷積編碼器包括四個移位寄存器和兩個加法器;
輸入信號為u,則輸出的兩個信號v1、v2分別為
V1=u*1+u-1*1+u-2*2+u-3*2+u-4*1;
V2=u*2+u-2*2+u-2*1+u-3*1;
其中,加號為以3為基的伽羅華域加法運(yùn)算,乘號表示以3為基的伽羅華域乘法運(yùn)算。
4.根據(jù)權(quán)利要求1所述的基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng),其特征是,所述調(diào)制模塊中每一個H12QAM符號所能承載的信息量為2bit和1trit。
5.一種基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng)的通信方法,其特征是,包括
步驟a,對待處理數(shù)據(jù)進(jìn)行分組,將需要二進(jìn)制傳輸?shù)亩M(jìn)制數(shù)據(jù)存儲在所述二進(jìn)制數(shù)據(jù)緩存模塊中;將需要三進(jìn)制傳輸?shù)亩M(jìn)制數(shù)據(jù)或三進(jìn)制數(shù)據(jù)發(fā)送至所述二進(jìn)制三進(jìn)制轉(zhuǎn)換模塊中;
步驟b,將所述需要三進(jìn)制傳輸?shù)臄?shù)據(jù)中的二進(jìn)制數(shù)據(jù)轉(zhuǎn)化為三進(jìn)制數(shù)據(jù),并將所述轉(zhuǎn)化后的數(shù)據(jù)存儲至三進(jìn)制數(shù)據(jù)緩存模塊;
步驟c,對所述二進(jìn)制數(shù)據(jù)或三進(jìn)制數(shù)據(jù)進(jìn)行編碼,并將編碼后的數(shù)據(jù)傳輸至數(shù)據(jù)交織模塊中;
步驟d,對所述編碼后的數(shù)據(jù)進(jìn)行交織;
步驟e,對所述交織后的數(shù)據(jù)進(jìn)行基于H12QAM的調(diào)制。
6.根據(jù)權(quán)利要求5所述的基于H12QAM調(diào)制的非二進(jìn)制通信系統(tǒng)的通信方法,其特征是,
所述步驟a中,
所述需要二進(jìn)制傳輸?shù)亩M(jìn)制數(shù)據(jù)為:待處理數(shù)據(jù)*2bit/(2bit+1trit);
所述需要三進(jìn)制傳輸?shù)亩M(jìn)制數(shù)據(jù)或三進(jìn)制數(shù)據(jù)為:待處理數(shù)據(jù)*1trit/(2bit+1trit)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于西北工業(yè)大學(xué);,未經(jīng)西北工業(yè)大學(xué);許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410586659.X/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 發(fā)射電路裝置
- 基帶調(diào)制方法、系統(tǒng)和線性調(diào)制裝置
- 用于使用低階調(diào)制器來實(shí)施高階調(diào)制方案的方法和裝置
- 調(diào)制電路和方法
- 載波調(diào)制方法、調(diào)制裝置及調(diào)制系統(tǒng)
- 大功率交流傳動系統(tǒng)的SVPWM同步調(diào)制過調(diào)制方法
- 調(diào)制符號間相位交錯BPSK調(diào)制方法
- 無線調(diào)制信號調(diào)制質(zhì)量參數(shù)校準(zhǔn)設(shè)備
- 一種電機(jī)控制器的過調(diào)制方法及系統(tǒng)
- 在多調(diào)制支持通信系統(tǒng)中解調(diào)信息的方法





