[發明專利]封頂墊底安控電路及其安全控溫控時電器有效
| 申請號: | 201410582311.3 | 申請日: | 2014-10-16 |
| 公開(公告)號: | CN104330992B | 公開(公告)日: | 2019-01-04 |
| 發明(設計)人: | 劉圣平 | 申請(專利權)人: | 劉圣平 |
| 主分類號: | G05B19/04 | 分類號: | G05B19/04;G05D23/20 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 435400 湖北省*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 封頂 墊底 電路 及其 安全 溫控 電器 | ||
1.一種封頂墊底安控電路HLT666,其特征在于:由越限變換級差觸控電路(1)、封頂保護電路(2)、探底安控或放大器電路(3)、墊底電路(4)、或門電路(5)、互補式雙穩態或施密特觸發電路(6)構成;所述的越限變換級差觸控電路(1)的上限設置端(VH)和下限設置端(VL)可連接外圍串聯電阻的上下分壓點設置上限電位和下限電位,或者不連接外圍電路、由本身內部電路確定上下限位,越限變換級差觸控電路(1)的信號輸入端(VI)用于連接外圍電路輸入信號、或傳感器信號、或電容的充放電定時信號,越限變換級差觸控電路(1)的底限設置端(Vd)電位和探底安控或放大器電路(3)的底限設置端(Vd)電位都由墊底電路(4)連接設置,越限變換級差觸控電路(1)的級差觸控輸出端包括的上差觸控端和或下差觸控端連接互補式雙穩態或施密特觸發電路(6)的正觸輸入端(VZ)和或反觸輸入端(VM);所述的封頂保護電路(2)的上限輸入端(VH)和下限輸入端(VL)還分別與越限變換級差觸控電路(1)的上限設置端(VH)和下限設置端(VL)并聯;所述的探底安控或放大器電路(3)的信號輸入端(VI)還與越限變換級差觸控電路(1)的信號輸入端(VI)并聯;或門電路(5)的輸出端(VQ)連接互補式雙穩態或施密特觸發電路(6)的正觸輸入端(VZ);所述的封頂墊底安控電路HLT666的放大復位端(DAR)屬于雙向控制端,既可作為探底安控或放大信號的輸出端,又可作為強制復位的輸入端;所述的互補式雙穩態或施密特觸發電路(6)的同相輸出端(VT0)和反相輸出端(VF0)作為兩個互補式輸出分別連接控制外圍驅動電路或執行開關電路;所述的越限變換級差觸控電路(1)是由兩個運算放大器或兩個電壓比較器或者一個運算放大器和另一個電壓比較器為主件構成的電路,其兩個輸出端與變換級差電阻連接配置,可按后級電路輸入需要配成的輸出形式有三種:只有上差觸控端(Vk)、或只有下差觸控端(3VE)、或既有上差觸控端(2Vk)又有下差觸控端(2VE),將其兩個并聯輸入端作為外接傳感信號輸入端(VI),將連接串聯分壓設限電阻的上分壓點的一個輸入端作為上限輸入端(VH),將連接串聯分壓設限電阻的下分壓點的另一個輸入端作為下限輸入端(VL),下限輸入端(VL)經串聯電阻連接底限設置端(Vd),上限輸入端(VH)經串聯電阻連接電源輸入端正極(V+);所述的封頂保護電路(2)也是由兩個運算放大器或兩個電壓比較器為主件構成的電路,將其兩個并聯輸入端作為封頂設置端(VP)連接頂限電位設置電路,將另外兩個輸入端分別連接上限輸入端(VH)和下限輸入端(VL),將其兩個輸出端分別作為上限??囟?VPH)和下限??囟?VPL),這兩端分別連接各自的上拉電阻和二極管正極作為或門電路(5)的輸入端②和①;所述的探底安控或放大器電路(3)由一個運算放大器和兩只電阻構成,該運算放大器的反相(-)輸入端連接信號輸入端(VI),該運算放大器的正相(+)輸入端經串聯電阻連接底限設置端(Vd),該運算放大器的輸出端(Vdo)連接二極管正極作為或門電路(5)的輸入端③,輸出端(Vdo)另外還經串聯電阻連接另一只二極管正極作為或門電路(5)的輸入端④,輸入端④再連接放大復位端(DAR);所述的墊底電路(4)由穩壓二極管或電阻構成,該穩壓二極管正極接電路地端(GND),該穩壓二極管負極連接底限設置端(Vd);所述的或門電路(5)由四只二極管構成,這四只二極管負極并接點作為或門電路(5)的輸出端(VQ)連接互補式雙穩態或施密特觸發電路(6)的正觸輸入端(VZ),這四只二極管正極分別作為或門電路(5)的四個輸入端①、②、③、④;所述的互補式雙穩態或施密特觸發電路(6)是由兩個運算放大器為主件、再加穩壓二極管和抗干擾電容及三只電阻構成的電路,同相輸出端(VTO)的運算放大器的正相(+)輸入端和反相輸出端(VFo)的運算放大器的反相(-)輸入端的并接點,作為互補式雙穩態或施密特觸發電路(6)的正觸輸入端(VZ),同相輸出端(VTO)的運算放大器的反相(-)輸入端和反相輸出端(VFo)的運算放大器的正相(+)輸入端的并接點,作為互補式雙穩態或施密特觸發電路(6)的反觸輸入端(VM),抗干擾電容串接在反觸輸入端(VM)和電路地端(GND)之間,三只電阻的星形并接點連接于反觸輸入端(VM)或者正觸輸入端(VZ)。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于劉圣平,未經劉圣平許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410582311.3/1.html,轉載請聲明來源鉆瓜專利網。





