[發明專利]一種具有多種配置功能的太陽敏感器處理芯片確定方法有效
| 申請號: | 201410555275.1 | 申請日: | 2014-10-20 |
| 公開(公告)號: | CN104407535A | 公開(公告)日: | 2015-03-11 |
| 發明(設計)人: | 趙媛;彭斌;賈靳;莫亞男;呂政欣 | 申請(專利權)人: | 北京控制工程研究所 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 中國航天科技專利中心 11009 | 代理人: | 安麗 |
| 地址: | 100080 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 具有 多種 配置 功能 太陽 敏感 處理 芯片 確定 方法 | ||
1.一種具有多種配置功能的太陽敏感器處理芯片確定方法,其特征在于步驟如下:
(1)確定太陽敏感器探頭種類接口在待確定芯片上的管腳位置和探頭種類判斷方法;所述太陽敏感器探頭種類包括模擬式、“0-1”式和數字式;
所述探頭種類判斷方法具體為:
待確定太陽敏感器處理芯片加電前,若太陽敏感器探頭為數字式探頭,則將太陽敏感器探頭種類接口的電平固定為高電平,若太陽敏感器探頭為模擬式或“0-1”探頭,則將太陽敏感器探頭種類接口的電平固定為低電平;待確定芯片加電復位后,探頭種類接口電平經兩次鎖存處理后,若為低電平,則探頭種類為模擬式或“0-1”式探頭,循環采集模擬式或“0-1”式探頭信號;否則,探頭種類為數字式探頭,循環采集數字式探頭信號,從而實現識別太陽敏感器探頭種類,并完成探頭信號的采集,所述高電平為電源電壓,低電平為0;
(2)確定數字式太陽敏感器視場監視碼門檻設置接口在待確定芯片上的管腳位置和數字式太陽敏感器視場監視碼門檻值確定方法;
所述數字式太陽敏感器視場監視碼門檻值確定方法具體為:
待確定芯片加電前,若衛星為高軌道衛星,則將數字式太陽敏感器視場監視碼門檻設置接口電平固定為高電平,若衛星為中低軌道衛星,則將數字式太陽敏感器視場監視碼門檻設置接口電平固定為低電平;
待確定芯片加電復位后,數字式太陽敏感器視場監視碼門檻設置接口電平信號經兩次鎖存處理后,若為低電平,則衛星為中低軌道衛星,讀取中低軌道衛星數字式太陽敏感器視場監視碼門檻值;否則衛星為高軌道衛星,讀取高軌道衛星數字式太陽敏感器視場監視碼門檻值;所述高軌道和中低軌道衛星數字式太陽敏感器視場監視碼門檻值均預先存儲在芯片內部的寄存器中;
數字式太陽敏感器視場監視碼門檻值確定后,進行數字式太陽敏感器角度處理,將高軌道或中低軌道視場監視碼連同數字式太陽敏感器角度處理數據一同打包,等待與星上計算機通訊;
(3)確定通用異步收發器功能配置接口,即UART通訊功能配置接口在待確定芯片上的管腳位置和串行通訊參數確定方法,所述UART通訊功能配置接口包括通訊波特率設置信號接口、奇偶校驗位信號接口和停止位位數信號接口,所述串行通訊參數包括通訊波特率、奇偶校驗位和停止位位數;
所述串行通訊參數確定方法具體為:
確定太陽敏感器與星上計算機之間的通訊端口,太陽敏感器利用該端口與星上計算機進行通訊,其中星上計算機始終處于主動通訊發起方;太陽敏感器始終處于被動應答方,所述通訊端口包括發送端口和接收端口,即RXD端口和TXD端口;
待確定芯片加電復位期間,將通訊錯誤計數器Com_ERR清零,所述通訊錯誤計數器為待確定芯片在加電前已預先開辟的,用于記錄通訊錯誤計數器的錯誤計數值的存儲空間;
待確定芯片加電復位完成后,分別對通訊波特率設置信號接口電平、奇偶校驗位信號接口電平和停止位位數信號接口電平進行兩次鎖存處理;
若通訊波特率設置信號接口電平和奇偶校驗位信號接口電平均為低電平,則UART通訊接口實現方式為:通訊波特率為115.2Kbps,奇偶校驗位為偶校驗;
若通訊波特率設置信號接口電平和奇偶校驗位信號接口電平均為高電平,則UART通訊接口實現方式為:通訊波特率為38.4Kbps,奇偶校驗位為奇校驗;
若通訊波特率設置信號接口電平和奇偶校驗位信號接口電平不一致,則太陽敏感器與星上計算機停止通訊;
若停止位位數信號接口電平為高電平,則UART通訊接口實現方式為:2位停止位;若停止位位數信號接口電平為低電平,則UART通訊接口實現方式為:1位停止位;
(4)利用步驟(3)得到的串行通訊參數確定太陽敏感器與星上計算機之間的收發模式,從而完成處理芯片功能設定;
(5)模擬步驟(4)中完成功能設定的芯片,對芯片的輸入輸出端口實施約束,驗證實施約束后芯片的實際輸出與預先設定的輸出是否一致,若一致,則芯片前端設計正確,進入步驟(6),若不一致,則芯片前端設計不正確,返回步驟(1);
(6)對步驟(5)中前端設計正確的處理芯片進行物理設計,并對物理設計后的芯片進行時序分析和功耗測試,若時序和功耗均滿足預先設定的要求,則處理芯片的物理設計滿足要求,進入步驟(7),否則,處理芯片的物理設計不滿足要求,重新進行處理芯片的物理設計;
(7)對步驟(6)中滿足物理設計要求的處理芯片進行封裝。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京控制工程研究所,未經北京控制工程研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410555275.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:基于RTDS的廣域遠程測試安穩試驗系統
- 下一篇:一種多功能飯盒





