[發明專利]小數分頻器電路在審
| 申請號: | 201410526590.1 | 申請日: | 2014-10-08 |
| 公開(公告)號: | CN104363015A | 公開(公告)日: | 2015-02-18 |
| 發明(設計)人: | 楊修 | 申請(專利權)人: | 四川和芯微電子股份有限公司 |
| 主分類號: | H03K23/00 | 分類號: | H03K23/00 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 610041 四川省*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 小數 分頻器 電路 | ||
1.一種小數分頻器電路,用于對高頻時鐘進行分頻,其特征在于,包括選擇器、X分頻器、N的累加器及M的求模器,高頻時鐘源輸出M個同頻異相的時鐘至所述選擇器,且M個同頻異相的時鐘中相鄰時鐘的相位偏差為360°/M,所述選擇器根據其選擇端的信號在M個同頻異相的時鐘中選擇一個對應相位的時鐘輸入至所述X分頻器,所述X分頻器將輸入的時鐘進行X分頻后輸出分頻后的時鐘,且所述X分頻器將分頻后的時鐘輸入所述N的累加器,所述N的累加器在每個輸出時鐘的周期內累加N,且將累加后的結果輸入所述M的求模器,所述M的求模器將輸入的累加結果對M求模后,將求模結果輸入至所述選擇器的選擇端,所述選擇器根據輸入的求模結果在M個同頻異相的時鐘中選擇對應相位的時鐘,X、M、N均為正整數,且N小于M。
2.如權利要求1所述的小數分頻器電路,其特征在于,所述M的求模器的求模結果為N的累加器的累加結果除以M的余數L,所述選擇器根據所述余數L選擇M個時鐘中相位偏差為L*360°/M的時鐘輸入所述X分頻器。
3.如權利要求2所述的小數分頻器電路,其特征在于,所述N的累加器在每個輸出時鐘周期的低電平中央對N進行累加。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于四川和芯微電子股份有限公司,未經四川和芯微電子股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410526590.1/1.html,轉載請聲明來源鉆瓜專利網。





