[發明專利]一種純硬件的上電自啟動設計方法在審
| 申請號: | 201410439155.5 | 申請日: | 2014-09-01 |
| 公開(公告)號: | CN104199700A | 公開(公告)日: | 2014-12-10 |
| 發明(設計)人: | 唐傳貞 | 申請(專利權)人: | 浪潮電子信息產業股份有限公司 |
| 主分類號: | G06F9/445 | 分類號: | G06F9/445 |
| 代理公司: | 無 | 代理人: | 無 |
| 地址: | 250101 山東*** | 國省代碼: | 山東;37 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 硬件 啟動 設計 方法 | ||
1.一種純硬件的上電自啟動設計方法,其特征在于,增加一個芯片,當此芯片的第一管腳A_L為低信號,第三管腳CLR_L為高信號時,第二管腳B上有一個由低變高的狀態變化時,此芯片的第五管腳Q便會產生一個持續幾十毫秒的高脈沖;此高脈沖的時間可以通過更換芯片第六,第七,第八管腳之間的電阻電容來調整;手動按開機鍵實現方法中,會產生一個低脈沖;在脈沖發生器之后加入信號取反線路。
2.根據權利要求1所述的一種純硬件的上電自啟動設計方法,其特征在于在設計中,芯片的輸入信號之間有時序要求;要保證芯片的第二管腳要在第一,第三管腳信號已經準備好的前提下產生;由芯片第三管腳信號P3V3_AUX來控制第二管腳信號PWRGD_P12V的產生;能保證P3V3_AUX?與PWRGD_P12V?之間有個時間差,并且可以通過PWRGD_P12V信號上的串聯電阻和對地電容來調整時間差。
3.根據權利要求1或2所述的一種純硬件的上電自啟動設計方法,其特征在于芯片設置為脈沖發生器芯片。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于浪潮電子信息產業股份有限公司;,未經浪潮電子信息產業股份有限公司;許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410439155.5/1.html,轉載請聲明來源鉆瓜專利網。





