[發明專利]電路啟動方法、控制電路及電壓基準電路有效
| 申請號: | 201410404099.1 | 申請日: | 2014-08-15 |
| 公開(公告)號: | CN105373178B | 公開(公告)日: | 2018-02-02 |
| 發明(設計)人: | 李斌斌 | 申請(專利權)人: | 深圳市中興微電子技術有限公司 |
| 主分類號: | G05F1/56 | 分類號: | G05F1/56 |
| 代理公司: | 北京派特恩知識產權代理有限公司11270 | 代理人: | 蔣雅潔,張穎玲 |
| 地址: | 518085 廣*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 電路 啟動 方法 控制電路 電壓 基準 | ||
1.一種控制電路,包括:運放電路和比較控制電路;其中,
所述運放電路,配置為通過運算放大器和外接電容建立輸入端基準電壓和輸出端基準電壓;
所述比較控制電路,配置為當所述輸入端基準電壓和輸出端基準電壓一致時,執行翻轉操作,并輸出使能信號至所述運算放大器,以關閉所述運算放大器。
2.根據權利要求1所述的控制電路,其特征在于,所述比較控制電路為比較器;
相應地,所述運放電路的輸入端基準電壓和輸出端基準電壓共同作為所述比較器的輸入,所述比較器的輸出為使能信號。
3.根據權利要求2所述的控制電路,其特征在于,所述比較器為帶下降遲滯的比較器。
4.根據權利要求1至3任一項所述的控制電路,其特征在于,所述運放電路包括:電源、運算放大器、晶體管、外接電容、偏置電流源及電阻;其中,
所述晶體管為PMOS管或NMOS管。
5.根據權利要求4所述的控制電路,其特征在于,在所述運放電路中,當所述晶體管為PMOS管時,
所述電源與運算放大器的電源輸入端和PMOS管的漏極相連;所述運算放大器的輸出端與PMOS管的柵極相連;所述PMOS管的源極分別與外接電容的一端和偏置電流源的正向端相連;所述外接電容的另一端和偏置電流源的負向端均接地;所述輸入端基準電壓作為運算放大器的正向輸入;所述PMOS管的源極電壓為輸出端基準電壓,并將所述輸出端基準電壓作為運算放大器的負向輸入;所述運算放大器的正向輸入端和負向輸入端之間通過電阻相連。
6.一種電路啟動方法,其特征在于,所述方法包括:
通過運放電路中的運算放大器和外接電容建立輸入端基準電壓和輸出端基準電壓;當所述輸入端基準電壓和輸出端基準電壓一致時,比較控制電路執行翻轉操作,并輸出使能信號至所述運算放大器,以關閉所述運算放大器。
7.一種電壓基準電路,包括:電壓基準生成電路和控制電壓基準生成電路的控制電路;所述控制電路包括運放電路和比較控制電路;其中,
所述運放電路,配置為通過運算放大器和外接電容建立輸入端基準電壓和輸出端基準電壓;
所述比較控制電路,配置為當所述輸入端基準電壓和輸出端基準電壓一致時,執行翻轉操作,并輸出使能信號至所述運算放大器,以關閉所述運算放大器。
8.根據權利要求7所述的電壓基準電路,其特征在于,所述比較控制電路為比較器;
相應地,所述運放電路的輸入端基準電壓和輸出端基準電壓共同作為所述比較器的輸入,所述比較器的輸出為使能信號;其中,所述比較器為帶下降遲滯的比較器。
9.根據權利要求7或8所述的電壓基準電路,其特征在于,所述運放電路包括:電源、運算放大器、晶體管、外接電容、偏置電流源及電阻;其中,
所述晶體管為PMOS管或NMOS管。
10.根據權利要求9所述的電壓基準電路,其特征在于,在所述運放電路中,當所述晶體管為PMOS管時,
所述電源與運算放大器的電源輸入端和PMOS管的漏極相連;所述運算放大器的輸出端與PMOS管的柵極相連;所述PMOS管的源極分別與外接電容的一端和偏置電流源的正向端相連;所述外接電容的另一端和偏置電流源的負向端均接地;所述輸入端基準電壓作為運算放大器的正向輸入;所述PMOS管的源極電壓為輸出端基準電壓,并將所述輸出端基準電壓作為運算放大器的負向輸入;所述運算放大器的正向輸入端和負向輸入端之間通過電阻相連。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳市中興微電子技術有限公司,未經深圳市中興微電子技術有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410404099.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:固態粒子發生器
- 下一篇:一種油管柱接頭金屬-金屬密封面超聲掃查裝置





