[發(fā)明專利]一種應(yīng)用于多次可編程非易失性存儲(chǔ)器的靈敏放大器有效
| 申請(qǐng)?zhí)枺?/td> | 201410347150.X | 申請(qǐng)日: | 2014-07-21 |
| 公開(kāi)(公告)號(hào): | CN104112466B | 公開(kāi)(公告)日: | 2017-07-18 |
| 發(fā)明(設(shè)計(jì))人: | 王震;李建成;李聰;尚靖;李文曉;王宏義;谷曉忱;鄭黎明;李松亭;李浩 | 申請(qǐng)(專利權(quán))人: | 中國(guó)人民解放軍國(guó)防科學(xué)技術(shù)大學(xué);湖南晟芯源微電子科技有限公司 |
| 主分類號(hào): | G11C7/06 | 分類號(hào): | G11C7/06 |
| 代理公司: | 北京中濟(jì)緯天專利代理有限公司11429 | 代理人: | 胡偉華 |
| 地址: | 410073 湖*** | 國(guó)省代碼: | 湖南;43 |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 應(yīng)用于 mtp 存儲(chǔ)器 靈敏 放大器 | ||
1.一種應(yīng)用于多次可編程非易失性存儲(chǔ)器的靈敏放大器,其特征在于,包括預(yù)充電電路、檢測(cè)電路、輸出電路、BL0位線、BL1位線以及提供基準(zhǔn)電壓的第一PMOS管(1)和第二PMOS管(2),其中,
所述預(yù)充電電路,由第一NMOS管(3)、第四NMOS管(8)和第五NMOS管(9)組成,用來(lái)平衡BL0位線和BL1位線之間的電壓差,在讀取數(shù)據(jù)前先進(jìn)行預(yù)充電,使BL0位線和BL1位線的電位相同;
所述檢測(cè)電路,由第三PMOS管(4)、第四PMOS管(5)、第二NMOS管(6)和第三NMOS管(7)組成,用來(lái)檢測(cè)BL0位線和BL1位線之間的電流差,通過(guò)正反饋的方式將位線上的電流差轉(zhuǎn)換為檢測(cè)電路的兩條輸出線上的電壓差,并使電壓差加大,然后將加大的電壓差信號(hào)輸送給輸出電路;
所述輸出電路,由第一緩沖器(101)和第二緩沖器(102)組成,接收檢測(cè)電路傳送來(lái)的加大的電壓差信號(hào),輸出電源電壓和參考電壓GND;
所述預(yù)充電電路、檢測(cè)電路、輸出電路、BL0位線和BL1位線中各元件的連接關(guān)系為:第一PMOS管(1)和第二PMOS管(2)的源極和襯底均連接至電源電壓接收端SOURCE,第一PMOS管(1)和第二PMOS管(2)的柵極連接至開(kāi)關(guān)使能信號(hào)的接收端SENSE,第一PMOS管(1)和第二PMOS管(2)的漏極分別是位線BL0和位線BL1的輸入端;第一NMOS管(3)的源極連接至第二PMOS管(2)的漏極,第一NMOS管(3)的漏極連接至第一PMOS管(1)的漏極,第一NMOS管(3)的襯底連接至參考電壓GND;第三PMOS管(4)的源極連接至第一PMOS管(1)的漏極,第三PMOS管(4)的漏極連接至第二NMOS管(6)的漏極,第三PMOS管(4)的柵極連接至第二NMOS管(6)的柵極,第三PMOS管(4)的襯底連接至電源電壓,第四PMOS管(5)的源極連接至第二PMOS管(2)的漏極,第四PMOS管(5)的漏極連接至第三NMOS管(7)的漏極,第四PMOS管(5)的柵極連接至第三NMOS管(7)的柵極,第四PMOS管(5)的襯底連接至電源電壓,其中第三PMOS管(4)和第二NMOS管(6)組成一個(gè)反相器,第四PMOS管(5)和第三NMOS管(7)組成另一個(gè)反相器;第三PMOS管(4)和第二NMOS管(6)的漏極連接至第四PMOS管(5)和第三NMOS管(7)的柵極,第四PMOS管(5)和第三NMOS管(7)的漏極均連接至第三PMOS管(4)和第二NMOS管(6)的柵極,第四NMOS管(8)的漏極連接至第三PMOS管(4)和第二NMOS管(6)的漏極,第五NMOS管(9)的漏極連接至第四PMOS管(5)和第三NMOS管(7)的漏極,第四NMOS管(8)和第五NMOS管(9)的源極以及襯底均連接到參考電壓GND,第一緩沖器(101)的輸入端連接至第四NMOS管(8)的漏極,第二緩沖器(102)的輸入端連接至第五NMOS管(9)的漏極,第一NMOS管(3)、第四NMOS管(8)和第五NMOS管(9)的柵極連接至預(yù)充電平衡信號(hào)EQU;
當(dāng)多次可編程非易失性存儲(chǔ)器接收到讀取信號(hào)READ時(shí),靈敏放大器先進(jìn)行預(yù)充電,此時(shí)預(yù)充電接收信號(hào)EQU置為電源電壓,通過(guò)第一NMOS管(3)使兩條位線的輸入端BL0和BL1被拉至同一電位,同時(shí)通過(guò)第四NMOS管(8)和第五NMOS管(9)將第一緩沖器(101)和第二緩沖器(102)的輸入端拉直到同一電位;然后,電源電壓接收端口SOURCE有效;經(jīng)過(guò)一定短時(shí)間延遲,第一PMOS管(1)和第二PMOS管(2)的開(kāi)關(guān)信號(hào)SENSE連接至參考電壓GND,使第一PMOS管(1)和第二PMOS管(2)打開(kāi),電源電壓通過(guò)第一PMOS管(1)和第二PMOS管(2)提供靈敏放大器的工作電壓;預(yù)充電和工作電壓準(zhǔn)備好后,當(dāng)兩條位線上的電流信號(hào)輸送到BL0和BL1上時(shí),通過(guò)檢測(cè)電路,由于正反饋的作用使第一緩沖器(101)和第二緩沖器(102)的輸入端會(huì)產(chǎn)生不同的數(shù)字信號(hào),其中有一個(gè)是電源電壓,另一個(gè)是參考電壓GND,從而讀出正確數(shù)據(jù)。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于中國(guó)人民解放軍國(guó)防科學(xué)技術(shù)大學(xué);湖南晟芯源微電子科技有限公司,未經(jīng)中國(guó)人民解放軍國(guó)防科學(xué)技術(shù)大學(xué);湖南晟芯源微電子科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410347150.X/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測(cè)試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問(wèn)操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器





