[發明專利]一種更新CPLD/FPGA固件的方法、裝置及燒錄器在審
| 申請號: | 201410291073.0 | 申請日: | 2014-06-25 |
| 公開(公告)號: | CN104035803A | 公開(公告)日: | 2014-09-10 |
| 發明(設計)人: | 張燕群;薛廣營;吳浩 | 申請(專利權)人: | 浪潮(北京)電子信息產業有限公司 |
| 主分類號: | G06F9/445 | 分類號: | G06F9/445 |
| 代理公司: | 北京安信方達知識產權代理有限公司 11262 | 代理人: | 王丹;李丹 |
| 地址: | 100085 北京市海*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 更新 cpld fpga 方法 裝置 燒錄器 | ||
1.一種基于服務器系統Shell下更新CPLD/FPGA的方法,包括:
將復雜可編程邏輯器件/現場可編程門陣列CPLD/FPGA芯片的測試訪問端口JTAG總線的輸入輸出接口連接到服務器的控制元件的輸入輸出接口上,并將所述控制元件的輸入輸出接口配置為JTAG總線的信號;
在服務器系統開機進入Shell下后,在Shell命令提示行下運行燒錄命令;
所述控制元件接收到所述燒錄命令后獲取待更新固件,通過與所述CPLD/FPGA芯片之間的JTAG總線完成所述CPLD/FPGA芯片上待更新固件的燒錄。
2.如權利要求1所述的方法,其特征在于:
所述控制元件獲取待更新固件的方式包括:
所述控制元件的存儲接口與保存有待更新固件的外部存儲設備連接,從所述外部存儲設備中獲取所述待更新固件;或者,
所述控制元件從服務器或網絡側下載所述待更新固件。
3.如權利要求1所述的方法,其特征在于:
所述外部存儲設備為U盤,所述控制元件的存儲接口與保存有待更新的固件的外部存儲設備連接,包括:
所述控制元件的存儲接口通過通用串行總線USB與所述外部存儲設備連接。
4.如權利要求1所述的方法,其特征在于:
所述控制元件為南橋PCH芯片,
所述將CPLD/FPGA芯片的JTAG總線的輸入輸出接口連接到控制元件的輸入輸出接口上,并將所述控制元件的輸入輸出接口配置為JTAG總線的信號,包括:
選擇PCH芯片的通用輸入輸出接口GPIO,將所述GPIO對應連接到所述CPLD/FPGA芯片的JTAG總線的輸入輸出接口上;同時,在基本輸入/輸出系統BIOS代碼中將所述PCH芯片的GPIO配置為JTAG總線的信號。
5.如權利要求1所述的方法,其特征在于:
所述控制元件接收到所述燒錄命令后獲取待更新固件,通過與所述CPLD/FPGA芯片之間的JTAG總線完成所述CPLD/FPGA芯片上待更新固件的燒錄,包括:
所述控制元件接收到燒錄命令后,獲取所述待更新固件源文件,并將所述待更新固件的源文件通過所述控制元件的輸入輸出接口傳輸到所述CPLD/FPGA芯片,所述CPLD/FPGA芯片完成對該待更新固件的燒錄。
6.一種基于服務器系統Shell下更新CPLD/FPGA的燒錄器,包括:CPLD/FPGA芯片和服務器的控制元件,其中:
所述CPLD/FPGA芯片的JTAG總線的輸入輸出接口與所述控制元件的輸入輸出接口連接,且所述控制元件的輸入輸出接口配置為JTAG總線的信號;
所述控制元件的存儲接口與保存有待更新固件的外部存儲設備連接。
7.如權利要求6所述的燒錄器,其特征在于:
所述控制元件為PCH芯片,所述控制元件的輸入輸出接口為GPIO接口;
所述控制元件的存儲接口通過通用串行總線USB與所述外部存儲設備連接。
8.一種基于服務器系統Shell下更新CPLD/FPGA的裝置,包括:
配置模塊,用于將CPLD/FPGA芯片的JTAG總線的輸入輸出接口連接到服務器的控制元件的輸入輸出接口上,并將所述控制元件的輸入輸出接口配置為JTAG總線的信號;
燒錄模塊,用于在服務器系統開機進入Shell下后,當在Shell命令提示行下運行燒錄命令時,控制所述控制元件獲取待更新固件,并通過與所述CPLD/FPGA芯片之間的JTAG總線完成所述CPLD/FPGA芯片上待更新固件的燒錄。
9.如權利要求8所述的裝置,其特征在于:
所述燒錄模塊,用于控制所述控制元件獲取待更新固件,包括:
將所述控制元件的存儲接口與保存有待更新固件的外部存儲設備連接,控制所述控制元件從所述外部存儲設備中獲取所述待更新固件;或者,
控制所述控制元件從服務器或網絡側下載所述待更新固件。
10.如權利要求8所述的裝置,其特征在于:
所述控制元件為南橋PCH芯片,
所述配置模塊,用于將CPLD/FPGA芯片的JTAG總線的輸入輸出接口連接到控制元件的輸入輸出接口上,并將所述控制元件的輸入輸出接口配置為JTAG總線的信號,包括:
選擇PCH芯片的GPIO,將所述GPIO對應連接到所述CPLD/FPGA芯片的JTAG總線的輸入輸出接口上;同時,在BIOS代碼中將所述PCH芯片的GPIO配置為JTAG總線的信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于浪潮(北京)電子信息產業有限公司,未經浪潮(北京)電子信息產業有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410291073.0/1.html,轉載請聲明來源鉆瓜專利網。





