[發(fā)明專利]像素電路及其驅(qū)動方法、顯示裝置有效
| 申請?zhí)枺?/td> | 201410109585.0 | 申請日: | 2014-03-24 |
| 公開(公告)號: | CN103927981A | 公開(公告)日: | 2014-07-16 |
| 發(fā)明(設計)人: | 馬占潔 | 申請(專利權(quán))人: | 京東方科技集團股份有限公司 |
| 主分類號: | G09G3/32 | 分類號: | G09G3/32 |
| 代理公司: | 北京中博世達專利商標代理有限公司 11274 | 代理人: | 申健 |
| 地址: | 100015 *** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 像素 電路 及其 驅(qū)動 方法 顯示裝置 | ||
1.一種像素電路,其特征在于,包括:復位模塊、數(shù)據(jù)寫入模塊、輸出模塊以及電位保持模塊;
所述復位模塊連接復位信號端、復位電壓和控制節(jié)點,用于根據(jù)所述復位信號端輸入的信號復位所述控制節(jié)點的電位;
所述數(shù)據(jù)寫入模塊連接柵線、數(shù)據(jù)輸入端、所述控制節(jié)點以及所述輸出模塊,用于當所述柵線輸入行驅(qū)動信號時向所述控制節(jié)點存入所述數(shù)據(jù)輸入端輸入的數(shù)據(jù)信號,所述控制節(jié)點存儲的電壓用于打開所述輸出模塊;
所述輸出模塊還連接發(fā)射信號端、所述控制節(jié)點以及發(fā)光器件,用于當所述發(fā)射信號端輸入信號時向所述發(fā)光器件供電;
所述電位保持模塊分別連接所述發(fā)射信號端、所述復位模塊以及所述數(shù)據(jù)寫入模塊,用于當所述發(fā)射信號端輸入信號時保持所述控制節(jié)點的電位。
2.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述復位模塊包括:
第一晶體管,其第一極連接所述復位電壓,其柵極連接所述復位信號端;
第二晶體管,其第一極連接所述第一晶體管的第二極,其柵極連接所述復位信號端,其第二極連接所述控制節(jié)點。
3.根據(jù)權(quán)利要求1或2所述的像素電路,其特征在于,所述數(shù)據(jù)寫入模塊包括:
第三晶體管,其柵極連接所述柵線,其第二極連接所述控制節(jié)點;
第四晶體管,其第一極連接所述輸出模塊,其柵極連接所述柵線,其第二極連接所述第三晶體管的第一極;
第五晶體管,其第一極連接所述數(shù)據(jù)輸入端,其柵極連接所述柵線,其第二極連接所述輸出模塊。
4.根據(jù)權(quán)利要求3所述的像素電路,其特征在于,所述輸出模塊包括:
第六晶體管,其第一極連接第一電壓端,其柵極連接所述發(fā)射信號端,其第二極連接所述第三晶體管的第一極;
第七晶體管,其第一極連接所述第四晶體管的第一極,其柵極連接所述發(fā)射信號端,其第二極連接所述發(fā)光器件;
第八晶體管,其第一極連接所述第六晶體管的第二極,其柵極連接所述控制節(jié)點,其第二極連接所述第七晶體管的第一極。
5.根據(jù)權(quán)利要求4所述的像素電路,其特征在于,所述電位保持模塊包括:
第九晶體管,其第一極連接所述第二晶體管的第一極,其柵極連接所述發(fā)射信號端,其第二極連接所述第二晶體管的柵極;
第十晶體管,其第一極連接所述第三晶體管的柵極,其柵極連接所述發(fā)射信號端,其第二極連接所述第三晶體管的第一極。
6.根據(jù)權(quán)利要求1所述的像素電路,其特征在于,所述發(fā)光器件的一端連接所述第七晶體管的第二極,另一端連接第二電壓端。
7.根據(jù)權(quán)利要求5所述的像素電路,其特征在于,所述晶體管均為P型晶體管,或所述晶體管均為N型晶體管;
當所述晶體管均為P型晶體管時,每一個所述晶體管的第一極均為源極,每一個所述晶體管的第二極均為漏極。
8.一種顯示裝置,其特征在于,包括如權(quán)利要求1-7中任一所述的像素電路。
9.一種用于驅(qū)動如權(quán)利要求1-7任一所述像素電路的像素電路驅(qū)動方法,其特征在于,包括:
復位模塊根據(jù)復位信號端輸入的信號復位控制節(jié)點的電位;
當柵線輸入行驅(qū)動信號時,數(shù)據(jù)寫入模塊向所述控制節(jié)點存入數(shù)據(jù)輸入端輸入的數(shù)據(jù)信號,所述控制節(jié)點存儲的電壓用于打開輸出模塊;
當發(fā)射信號端輸入信號時,所述輸出模塊向發(fā)光器件供電,所述電位保持模塊保持所述控制節(jié)點的電位。
10.根據(jù)權(quán)利要求9所述的像素電路驅(qū)動方法,其特征在于,所述晶體管均為P型晶體管,或所述晶體管均為N型晶體管;
當所述晶體管均為P型晶體管時,每一個所述晶體管的第一極均為源極,每一個所述晶體管的第二極均為漏極。
11.根據(jù)權(quán)利要求10所述的像素電路驅(qū)動方法,其特征在于,當所述晶體管均為P型晶體管時,控制信號的時序包括:
第一階段:所述數(shù)據(jù)輸入端和所述復位信號端均依次輸入一幀低電平和一幀高電平,所述柵線和所述發(fā)射信號端均輸入高電平;
第二階段:所述數(shù)據(jù)輸入端和所述柵線均輸入低電平,所述復位信號端和所述發(fā)射信號端均輸入高電平;
第三階段:所述數(shù)據(jù)輸入端和所述發(fā)射信號端均輸入低電平,所述復位信號端和所述柵線均輸入高電平。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于京東方科技集團股份有限公司,未經(jīng)京東方科技集團股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410109585.0/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





