[發(fā)明專利]高精度頻率標準源無效
| 申請?zhí)枺?/td> | 201410102193.1 | 申請日: | 2014-03-19 |
| 公開(公告)號: | CN103840797A | 公開(公告)日: | 2014-06-04 |
| 發(fā)明(設計)人: | 許振山;駱飛;唐勇 | 申請(專利權)人: | 成都引眾數(shù)字設備有限公司 |
| 主分類號: | H03K3/02 | 分類號: | H03K3/02 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 610000 四川省成*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 高精度 頻率 標準 | ||
技術領域
本發(fā)明涉及高精度頻率標準源,更具體的說是涉及一種高精度頻率標準源。
背景技術
時間校驗儀用于校驗時間的精準度,多用于一些計數(shù)精準的領域,如火箭發(fā)射、衛(wèi)星導航、天文時鐘等需要時間精度高的領域。時間校驗儀其采用外部衛(wèi)星信號作為頻率源,在沒有衛(wèi)星信號時,需使用自身的頻率源做為守時,以維護設備的正常運行。而時間校驗儀由于應用領域的要求,對其自身的頻率源的精度要求相當高。
發(fā)明內(nèi)容
本發(fā)明提供高精度頻率標準源,其采用芯片ADR395B和芯片AD5662,其頻率標準源的精度高。
為解決上述的技術問題,本發(fā)明采用以下技術方案:
高精度頻率標準源,它包括芯片ADR395B和芯片AD5662,所述的芯片ADR395B的Vin引腳連接在電源上且該引腳通過電容C1與地相連,所述的芯片ADR395B的???????????????????????????????????????????????引腳通過電阻R1與地相連,所述的芯片AD5662的Vo(s)引腳連接在Vo(f)引腳上且同時通過電阻C2與地相連,所述的芯片ADR395B的GND引腳接地,所述的芯片ADR395B的Vo(f)引腳連接在芯片AD5662的Vref引腳上,所述的芯片AD5662的Vfb引腳與Vout引腳之間連接有電阻R2,所述的芯片AD5662的VDD引腳連接在電源上,且芯片AD5662的VDD引腳上連接有接地電容C3和接地電容C4。
更進一步的技術方案是:
所述的電容C4為有極性電容,且高電位端連接在芯片AD5662的VDD引腳上。
所述的電容C4的容值大于電容C3的容值。
所述的電容C1和電容C2的容值均為0.1μF。
與現(xiàn)有技術相比,本發(fā)明的有益效果是:本發(fā)明的頻率標準源采用芯片ADR395B和芯片AD5662,其頻率標準源的精度高。
附圖說明
下面結合附圖和具體實施方式對本發(fā)明作進一步詳細說明。
圖1為本發(fā)明的電路圖。
具體實施方式
下面結合附圖對本發(fā)明作進一步的說明。本發(fā)明的實施方式包括但不限于下列實施例。
[實施例]
如圖1所示的高精度頻率標準源,它包括芯片ADR395B和芯片AD5662,所述的芯片ADR395B的Vin引腳連接在電源上且該引腳通過電容C1與地相連,所述的芯片ADR395B的引腳通過電阻R1與地相連,所述的芯片AD5662的Vo(s)引腳連接在Vo(f)引腳上且同時通過電阻C2與地相連,所述的芯片ADR395B的GND引腳接地,所述的芯片ADR395B的Vo(f)引腳連接在芯片AD5662的Vref引腳上,所述的芯片AD5662的Vfb引腳與Vout引腳之間連接有電阻R2,所述的芯片AD5662的VDD引腳連接在電源上,且芯片AD5662的VDD引腳上連接有接地電容C3和接地電容C4。電容C3和電容C4,其一個為正溫度系數(shù)的電容,另一個為負溫度系數(shù)的電容,當溫度變化時,利用兩個電容一個容值增大,另一個容值減少來達到溫度補償?shù)哪康摹k娙?C1其濾波作用,去耦。芯片AD5662是一款低成本、低功耗、單通道、保證單調(diào)性的模數(shù)轉換器。其功耗低,在5V時的功耗僅為1μA,能夠以最高30MHZ的時鐘速率工作,其為16位單調(diào)性DAC,可保證12位的精度。芯片ADR395B是一款精密帶隙基準電壓源,具有低功率、高精度和尺寸小的特性,其可實現(xiàn)低溫度漂移特性。芯片AD5662的GND引腳接地,芯片AD5662的DIN引腳連接“主發(fā)從收”信號,芯片AD5662的SCLK引腳連接“CLK”信號,芯片AD5662的SCLK引腳連接“片選”信號。當有外部衛(wèi)星信號時,時間校驗儀采用衛(wèi)星信號作為頻率標準源。當沒有外部衛(wèi)星時,時間校驗儀采用本發(fā)明的頻率標準源作守時,此時,時間校驗儀發(fā)送一個片選信號給芯片AD5662,該頻率標準源開始工作。由于上述的電路連接結構,使得該頻率標準源的精度高,且功耗低。當有外部衛(wèi)星信號時,時間校驗儀對該頻率標準源進行調(diào)整,進一步的提高該頻率標準源的精度。
所述的電容C4為有極性電容,且高電位端連接在芯片AD5662的VDD引腳上。采用極性電容,其介質(zhì)層薄,容量大,容值變化范圍大,使得該頻率標準源適應的溫度變化范圍大。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于成都引眾數(shù)字設備有限公司,未經(jīng)成都引眾數(shù)字設備有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410102193.1/2.html,轉載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:帶耦合電感的高效率高增益DC-DC變換器
- 下一篇:一種轉子浸漆架





