[發明專利]用于執行鏈路訓練與均衡的裝置、系統、和方法有效
| 申請號: | 201410097202.2 | 申請日: | 2014-03-17 |
| 公開(公告)號: | CN104050138B | 公開(公告)日: | 2018-02-16 |
| 發明(設計)人: | D.達斯沙瑪;K.L.S.P.加德納加文卡塔;H.K.波拉迪亞 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F15/16 | 分類號: | G06F15/16 |
| 代理公司: | 中國專利代理(香港)有限公司72001 | 代理人: | 謝攀,馬永利 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 用于 執行 訓練 均衡 裝置 系統 方法 | ||
技術領域
本公開涉及計算系統,并且特別地(但不排他地)涉及用于改善鏈路訓練與均衡過程的技術。
附圖說明
圖1是圖示用于包括多核處理器的計算系統的框圖的實施例的示意圖。
圖2是圖示包括外圍組件互連高速(PCIe)兼容架構的計算系統的實施例的示意圖。
圖3是圖示包括分層棧的PCIe兼容互連架構的實施例的示意圖。
圖4是圖示在互連架構內生成或接收的PCIe兼容請求或分組的實施例的示意圖。
圖5是圖示PCIe串行點對點構造(fabric)的實施例的示意圖。
圖6是圖示具有最佳的預設的誤比特率(BER)眼圖以及具有優化的發送器系數的BER眼圖的示意圖。
圖7示出按照本公開的實施例的用于鏈路訓練與均衡的方法。
圖8是圖示PCIe鏈路訓練與均衡過程的階段0的實施例的示意圖。
圖9是圖示PCIe鏈路訓練與均衡過程的階段1的實施例的示意圖。
圖10是圖示PCIe鏈路訓練與均衡過程的階段0的實施例的示意圖。
圖11是圖示PCIe鏈路訓練與均衡過程的階段1的實施例的示意圖。
圖12是圖示PCIe鏈路訓練與均衡過程的階段2的實施例的示意圖。
圖13是圖示PCIe鏈路訓練與均衡過程的常規的階段3過程的示意圖。
圖14A-14B示出按照本公開的實施例的針對用于鏈路訓練與均衡的方法的塊。
圖15是根據本公開的實施例的經受鏈路訓練與均衡過程的兩個設備的顯示。
圖16是圖示按照本公開的組件的系統的示意圖。
具體實施方式
在下面的描述中,闡述了許多的特定細節,諸如特定的類型的處理器和系統配置、特定的硬件結構、特定的架構和微型架構細節、特定寄存器配置、特定指令類型、特定系統組件、特定測量/高度、特定處理器流水線階段和操作等等的示例,以便提供對本公開的徹底的了解。然而,對于本領域技術人員明顯的是,不必采用這些特定細節來實踐本公開。在其他的實例中,沒有詳細描述諸如特定和替換處理器架構、用于描述的算法的特定邏輯電路/代碼、特定固件代碼、特定互連操作、特定邏輯配置、特定生產技術和材料、特定編譯器實施方式、代碼中的算法的特定表達、特定掉電和選通技術/邏輯之類的眾所周知的組件或方法和計算機系統的其他特定操作細節,以免不必要地使本公開晦澀難懂。
盡管可以參考諸如計算平臺或微處理器中的特定集成電路中的能量節約和能量效率來描述以下實施例,但其他的實施例可適用于其他類型的集成電路和邏輯設備。類似的技術和在此描述的實施例的教導可以應用于也可以受益于良好能量效率和能量節約的其他類型的電路或半導體設備。例如,所公開的實施例不局限于臺式計算機系統或Ultrabooks?。并且也可以被用于諸如手持設備、平板機、其他輕薄筆記本、片上系統(SOC)設備之類的其他設備以及嵌入式應用中。手持設備的一些示例包括蜂窩電話、網際協議設備、數字式照相機、個人數字助理(PDA)和手持PC。嵌入式應用典型地包括微控制器、數字信號處理器(DSP)、片上系統、網絡計算機(NetPC)、機頂盒、網絡集線器、廣域網(WAN)交換機,或可以執行以下講授的功能和操作的任何其他系統。此外,在此描述的裝置、方法和系統不局限于物理計算設備,而是也可以涉及用于能量節約和效率的軟件優化。如將根據以下的描述明顯的是,在此描述的方法、裝置和系統的實施例(不管是設計硬件、固件、軟件還是其組合)是與性能考慮進行平衡的“綠色技術”未來所不可缺少的。
由于計算系統在發展,其中的組件變得更復雜。結果,在組件之間進行耦合和通信的互連架構的復雜度也在增加,以保證滿足用于最優組件操作的帶寬要求。此外,不同的市場區隔要求互連架構的不同方面適合市場的需要。例如,服務器要求較高的性能,而移動生態系統有時能夠為了節電而犧牲總體性能。然而,大多數構造的單一目的是提供具有最大節電的最高可能性能。以下,對許多互連進行討論,其將潛在地受益于在此描述的本公開的各方面。
關于圖1,描繪了包括多核處理器的計算系統的框圖的實施例。處理器100包括任何處理器或處理設備,諸如微處理器、嵌入式處理器、數字信號處理器(DSP)、網絡處理器、手持處理器、應用處理器、協處理器、片上系統(SOC)或運行代碼的其他設備。在一個實施例中,處理器100包括至少兩個核——核101和102,其可能包括不對稱的核或對稱的核(所圖示的實施例)。然而,處理器100可以包括可以是對稱的或不對稱的任何數量的處理元件。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410097202.2/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種數據處理方法和裝置
- 下一篇:鐵片除去裝置





