[發明專利]主板在審
| 申請號: | 201410096654.9 | 申請日: | 2014-03-17 |
| 公開(公告)號: | CN104932998A | 公開(公告)日: | 2015-09-23 |
| 發明(設計)人: | 李道偉;陳俊生 | 申請(專利權)人: | 鴻富錦精密工業(武漢)有限公司;鴻海精密工業股份有限公司 |
| 主分類號: | G06F13/40 | 分類號: | G06F13/40 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 430205 湖北省武漢市東*** | 國省代碼: | 湖北;42 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 主板 | ||
技術領域
本發明涉及一種主板,尤指一種具有信號切換電路的主板。
背景技術
為了方便調試代碼,各半導體廠商在設計的時候一般都會加一個被稱之為JTAG的接口。Intel處理器早期并沒有支持JTAG,比如286,386,486EX等,從Pentium開始,Intel處理器也開始加入JTAG的支持,這個JTAG接口被命名為ITP?(In?Target?Probe),是一個25針雙列直插的接口,后來由于PCB布局空間的限制,又分別定義了比較節省空間的ITP700Flex接口,信號定義都一樣但是用了更小的連接器封裝。從Intel?Core?CPU開始,隨著調試復雜度的增強,在ITP的基礎上,Intel定義了一個新的調試接口叫XDP?(eXtend?Debug?Port),標準封裝模式為60引腳。為了更方便調試人員調試代碼,主板上通常有兩個XDP連接器,分別連接至CPU及芯片組,然而,XDP連接器引腳多,尺寸較大,如果主板上裝設兩個XDP連接器,既浪費空間,又不利于節省成本。
發明內容
鑒于以上內容,有必要提供一種主板,該主板的CPU及芯片組能通過信號切換電路共用一個連接器。
一種主板,包括一CPU、一芯片組、一連接器及一信號切換電路,所述信號切換電路包括一控制信號輸出模組、一與所述CPU相連的第一開關模組及一與所述芯片組相連的第二開關模組,所述連接器包括與所述第一開關模組及第二開關模組相連的引腳,所述控制信號輸出模組輸出信號控制所述第一開關模組或第二開關模組的導通或斷開狀態,所述第一開關模組導通時,所述第二開關模組斷開,所述連接器的引腳通過所述第一開關模組連接至所述CPU;所述第二開關模組導通時,所述第一開關模組斷開,所述連接器的引腳通過所述第二開關模組連接至所述芯片組。
在一實施方式中,所述控制信號輸出模組包括一第一芯片,所述第一芯片包括一輸入端、一與所述第一開關模組相連的第一輸出端及一與所述芯片組相連的第二輸出端,所述輸入端的信號為第一信號時,所述第一輸出端輸出信號使所述第一開關模組斷開,所述第二輸出端輸出信號使所述第二開關模組導通;所述輸入端的信號為第二信號時,所述第一輸出端輸出信號使所述第一開關模組導通,所述第二輸出端輸出信號使所述第二開關模組斷開。
在一實施方式中,所述第一信號及第二信號的電平高低相反,所述第一芯片的輸入端接有一跳帽,所述跳帽用于切換所述第一信號及第二信號。
在一實施方式中,所述第一芯片的輸入端與一南橋芯片的GPIO接口相連,所述GPIO接口輸出所述第一信號或第二信號至所述第一芯片的輸入端。
在一實施方式中,所述第一芯片集成有兩個場效應管并包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳及第六引腳,該兩場效應管其中之一的源極、柵極及漏極分別與所述第一引腳、第二引腳及第六引腳相連;該兩場效應管其中之另一的漏極、源極及柵極分別與所述第三引腳、第四引腳及第五引腳相連。
在一實施方式中,所述第五引腳與所述第一芯片的輸入端相連,所述第三引腳與所述第一芯片的第一輸出端相連,所述第六引腳與所述第一芯片的第二輸出端相連;所述第一輸出端及第二輸出端輸出的信號電平高低相反。
在一實施方式中,所述第一開關模組包括一第二芯片,所述第二芯片集成有兩個場效應管并包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳及第六引腳,該兩場效應管其中之一的源極、柵極及漏極分別與所述第一引腳、第二引腳及第六引腳相連;該兩場效應管其中之另一的漏極、源極及柵極分別與所述第三引腳、第四引腳及第五引腳相連;所述第三引腳與所述CPU相連,所述第六引腳與所述連接器相連,所述第五引腳與所述第一芯片的第一輸出端相連。
在一實施方式中,所述第二開關模組包括一第三芯片,所述第三芯片集成有兩個場效應管并包括第一引腳、第二引腳、第三引腳、第四引腳、第五引腳及第六引腳,該兩場效應管其中之一的源極、柵極及漏極分別與所述第一引腳、第二引腳及第六引腳相連;該兩場效應管其中之另一的漏極、源極及柵極分別與所述第三引腳、第四引腳及第五引腳相連;所述第三引腳與所述芯片組相連,所述第六引腳與所述連接器相連,所述第五引腳與所述第一芯片的第二輸出端相連。
在一實施方式中,所述連接器為一XDP連接器,所述XDP連接器包括與所述CPU及芯片組直接相連的引腳及通過所述信號切換電路與所述CPU或芯片組相連的引腳。
與現有技術相比,上述主板利用其信號切換電路,使主板上的CPU?及芯片組能共用一個連接器,連接器的數量減少,節省連接器占用的空間及成本。
附圖說明
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于鴻富錦精密工業(武漢)有限公司;鴻海精密工業股份有限公司,未經鴻富錦精密工業(武漢)有限公司;鴻海精密工業股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410096654.9/2.html,轉載請聲明來源鉆瓜專利網。





