[發明專利]裸露向量管線之間的鏈接在審
| 申請號: | 201410078424.X | 申請日: | 2014-03-05 |
| 公開(公告)號: | CN104049937A | 公開(公告)日: | 2014-09-17 |
| 發明(設計)人: | T·W·福克斯;B·M·弗萊舍;H·M·雅各布森;R·奈爾 | 申請(專利權)人: | 國際商業機器公司 |
| 主分類號: | G06F9/30 | 分類號: | G06F9/30;G06F13/40 |
| 代理公司: | 北京市中咨律師事務所 11247 | 代理人: | 于靜;張亞非 |
| 地址: | 美國*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 裸露 向量 管線 之間 鏈接 | ||
技術領域
本發明一般地涉及計算機處理和存儲器,更具體地說,涉及裸露向量管線之間的鏈接。
背景技術
計算機系統通常需要大量高速存儲器,例如隨機存取存儲器(RAM)以在啟動和操作計算機時保存信息(例如,數據和程序)。隨著計算機系統性能和復雜性的提高,對存儲器件的需求也在持續增長。
從主處理器到存儲器件上某些位置的通信可能會涉及相對較長的數據存取時間和延遲。主處理器訪問存儲器所花費的時間例如可以是數百個周期,其中包括認識到數據不在高速緩存內(例如,內存讀取)的時間、跨模塊或其它封裝從主處理器的處理器核到I/O的時間、在多處理器/共享存儲系統中建立到存儲器的通道的仲裁時間,以及將數據放入存儲單元或從存儲單元取出數據的時間。
當代存儲系統包括能夠并行地支持多個存儲訪問的向量處理器。支持對多個存儲位置的并行存儲訪問通常導致存儲系統中的帶寬增加。
發明內容
各實施例包括一種用于在裸露管線處理元件中鏈接數據的系統和方法。所述方法包括將多指令字分隔成第一子指令和第二子指令;在所述裸露管線處理元件中接收所述第一子指令和所述第二子指令。所述方法還包括在第一時間發出所述第一子指令;在不同于所述第一時間的第二時間發出所述第二子指令,所述第二時間被偏移以考慮所述第二子指令對來自所述第一子指令的第一結果的依賴性;第一管線在第一時鐘周期執行所述第一子指令以及將執行所述第一子指令的所述第一結果傳送到與所述第一管線和第二管線相連的鏈接總線,在位于所述第一時鐘周期之后且與所述第一管線中的鎖存管線級的總數對應的第二時鐘周期執行所述傳送,所述第一管線和第二管線位于不同的寄存器文件空間內。所述方法包括所述第二管線在所述第二時鐘周期接收所述第二子指令以及在所述第二時鐘周期執行所述第二子指令,所述執行基于經由所述鏈接總線接收到所述第一結果。
其它示例性實施例包括一種用于在裸露管線處理元件中鏈接數據的系統和方法。所述方法包括在所述裸露管線處理元件的指令緩沖器中接收多指令字,所述多指令字包括第一子指令和第二子指令;第一管線接收所述第一子指令;第二管線接收所述第二子指令,所述第一管線和第二管線位于不同的寄存器文件空間內。所述方法還包括所述第一管線在第一時鐘周期執行所述第一子指令;在所述第一時鐘周期暫停執行所述第二子指令,所述第二子指令依賴于來自所述第一子指令的第一結果;所述第一管線將執行所述第一子指令的所述第一結果傳送到與所述第一管線和第二管線相連的鏈接總線,在位于所述第一時鐘周期之后且與所述第一管線中的鎖存管線級的總數對應的第二時鐘周期執行所述傳送;以及在所述第二時鐘周期執行所述第二子指令,所述執行基于經由所述鏈接總線接收到所述第一結果。
附圖說明
圖1示出根據一個實施例的用于有源存儲器的系統的框圖;
圖2示出根據一個實施例的具有有源存儲器的存儲系統的框圖;
圖3示出根據一個實施例的具有有源存儲器的存儲系統的示意圖;
圖4示出根據一個實施例的有源存儲器件中的處理元件的框圖;
圖5示出根據一個實施例的有源存儲器件中的處理元件的示意圖;
圖6示出根據一個實施例的用于在管線之間鏈接數據的方法的流程圖;
圖7示出根據一個實施例的用于在管線之間鏈接數據的方法的流程圖;以及
圖8示出根據一個實施例的用于在管線之間鏈接數據的邏輯操作的示意圖。
具體實施方式
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于國際商業機器公司,未經國際商業機器公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410078424.X/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:切換裝置
- 下一篇:一種航空用鑄造耐熱鋁合金及其熱處理方法





