[發(fā)明專利]具有使用定標常數(shù)的可變節(jié)點更新器的解碼方法和解碼系統(tǒng)有效
| 申請?zhí)枺?/td> | 201410044074.5 | 申請日: | 2014-01-30 |
| 公開(公告)號: | CN103973316B | 公開(公告)日: | 2017-08-08 |
| 發(fā)明(設(shè)計)人: | 曾令琪;Q.刁;J.貝羅拉多 | 申請(專利權(quán))人: | 愛思開海力士有限公司 |
| 主分類號: | H03M13/11 | 分類號: | H03M13/11 |
| 代理公司: | 北京弘權(quán)知識產(chǎn)權(quán)代理事務(wù)所(普通合伙)11363 | 代理人: | 俞波,許偉群 |
| 地址: | 韓國*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 具有 使用 定標 常數(shù) 可變 節(jié)點 更新 ldpc 解碼器 | ||
1.一種解碼系統(tǒng),包括:
可變節(jié)點更新器,其被配置成計算與從多個可變節(jié)點中的一個轉(zhuǎn)向多個校驗節(jié)點中的一個相關(guān)聯(lián)的第一消息,其中:(1)所述多個可變節(jié)點與所述多個校驗節(jié)點之間的一個或多個連接被LDPC奇偶校驗矩陣規(guī)定并且(2)定標常數(shù)被用來計算所述第一消息;以及
校驗節(jié)點更新器,其被配置成計算與從所述多個校驗節(jié)點中的一個轉(zhuǎn)向所述多個可變節(jié)點中的一個相關(guān)聯(lián)的第二消息,其中所述定標常數(shù)未被用來計算所述第二消息,
其中,所述可變節(jié)點更新器被配置成計算所述第一消息,包括通過:
確定在計算所述第一消息時使用的所有對數(shù)似然比(LLR)值是否被保證為具有相同的幅度;以及
在確定所有LLR值被保證為具有相同的幅度情況下:
獲得與所有LLR值被保證為具有相同的幅度相關(guān)聯(lián)的存儲的幅度;并且
計算所述第一消息,包括通過選擇適當?shù)姆柌⑶沂褂盟鎯Φ姆取?/p>
2.根據(jù)權(quán)利要求1所述的解碼系統(tǒng),其中所述解碼系統(tǒng)使用半導(dǎo)體器件來實現(xiàn),所述半導(dǎo)體器件包括下列中的一個或多個:現(xiàn)場可編程門陣列(FPGA)或?qū)S眉呻娐?ASIC)。
3.根據(jù)權(quán)利要求1所述的解碼系統(tǒng),其中所述解碼系統(tǒng)被包括在下列中的一個或多個中:通信系統(tǒng)、固態(tài)存儲系統(tǒng)、NAND Flash存儲系統(tǒng)或3D NAND存儲系統(tǒng)。
4.根據(jù)權(quán)利要求1所述的解碼系統(tǒng),其進一步包括:
碼字更新器,其被配置成計算碼字;以及
校正子更新器,其被配置成至少部分地基于所述碼字和奇偶校驗矩陣來確定解碼是否是成功的,其中在確定解碼是成功的情況下,輸出所述碼字。
5.根據(jù)權(quán)利要求1所述的解碼系統(tǒng),其進一步包括:
讀取閾值生成器,其被配置成生成與讀取固態(tài)儲存器相關(guān)聯(lián)的一個或多個讀取閾值;以及
對數(shù)似然比(LLR)值生成器,其被配置成生成多個LLR值,其中所述可變節(jié)點更新器被進一步配置成基于所述多個LLR值中的至少一個來計算所述第一消息。
6.一種解碼方法,包括:
使用處理器來計算與從多個可變節(jié)點中的一個轉(zhuǎn)向多個校驗節(jié)點中的一個相關(guān)聯(lián)的第一消息,其中:(1)所述多個可變節(jié)點與所述多個校驗節(jié)點之間的一個或多個連接被LDPC奇偶校驗矩陣規(guī)定并且(2)定標常數(shù)被用來計算所述第一消息;以及
使用處理器來計算與從所述多個校驗節(jié)點中的一個轉(zhuǎn)向所述多個可變節(jié)點中的一個相關(guān)聯(lián)的第二消息,其中所述定標常數(shù)未被用來計算所述第二消息,
其中使用所述處理器來計算所述第一消息包括:
確定在計算所述第一消息時使用的所有對數(shù)似然比(LLR)值是否被保證為具有相同的幅度;以及
在確定所有LLR值被保證為具有相同的幅度情況下:
獲得與所有LLR值被保證為具有相同的幅度相關(guān)聯(lián)的存儲的幅度;以及
計算所述第一消息,包括通過選擇適當?shù)姆柌⑶沂褂盟鎯Φ姆取?/p>
7.根據(jù)權(quán)利要求6所述的解碼方法,其中所述解碼方法使用半導(dǎo)體器件來執(zhí)行,所述半導(dǎo)體器件包括下列中的一個或多個:現(xiàn)場可編程門陣列(FPGA)或?qū)S眉呻娐?ASIC)。
8.根據(jù)權(quán)利要求6所述的解碼方法,其中所述解碼方法由下列中的一個或多個來執(zhí)行:通信系統(tǒng)、固態(tài)存儲系統(tǒng)、NAND Flash存儲系統(tǒng)或3D NAND存儲系統(tǒng)。
9.根據(jù)權(quán)利要求6所述的解碼方法,其進一步包括:
計算碼字;以及
至少部分地基于所述碼字和奇偶校驗矩陣來確定解碼是否是成功的,其中在確定解碼是成功的情況下,輸出所述碼字。
10.根據(jù)權(quán)利要求6所述的解碼方法,其進一步包括:
生成與讀取固態(tài)儲存器相關(guān)聯(lián)的一個或多個讀取閾值;以及
生成多個對數(shù)似然比(LLR)值,其中所述處理器被進一步配置成基于所述多個LLR值中的至少一個來計算所述第一消息。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于愛思開海力士有限公司,未經(jīng)愛思開海力士有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410044074.5/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。
- 上一篇:自動定位靜壓樁機
- 下一篇:抗浮錨桿定位結(jié)構(gòu)
- 同類專利
- 專利分類
H03M 一般編碼、譯碼或代碼轉(zhuǎn)換
H03M13-00 用于檢錯或糾錯的編碼、譯碼或代碼轉(zhuǎn)換;編碼理論基本假設(shè);編碼約束;誤差概率估計方法;信道模型;代碼的模擬或測試
H03M13-01 .編碼理論基本假設(shè);編碼約束;誤差概率估算方法;信道模型;代碼的模擬或測試
H03M13-03 .用數(shù)據(jù)表示中的冗余項檢錯或前向糾錯,即碼字包含比源字更多的位數(shù)
H03M13-25 .由信號空間編碼進行的檢錯或前向糾錯,即在信號叢中增加冗余項,例如梳狀編碼調(diào)制
H03M13-27 .應(yīng)用交錯技術(shù)的
H03M13-29 .合并兩個或多個代碼或代碼結(jié)構(gòu),例如乘積碼、廣義乘積碼、鏈接碼、內(nèi)層碼和外層碼





