[發明專利]一種差分電感器有效
| 申請號: | 201410035674.5 | 申請日: | 2014-01-24 |
| 公開(公告)號: | CN104810349B | 公開(公告)日: | 2017-12-29 |
| 發明(設計)人: | 劉凌;程仁豪;王西寧 | 申請(專利權)人: | 中芯國際集成電路制造(上海)有限公司 |
| 主分類號: | H01L23/522 | 分類號: | H01L23/522;H01F17/00;H01F27/28 |
| 代理公司: | 上海光華專利事務所(普通合伙)31219 | 代理人: | 李儀萍 |
| 地址: | 201203 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 種差 電感器 | ||
技術領域
本發明屬于半導體領域,涉及一種差分電感器。
背景技術
目前,在集成電路中包含了大量的無源器件,片上電感就是其中十分重要的一種,片上電感是射頻CMOS/BiCMOS集成電路的重要元件之一。在通常的無線產品中,電感元件對總的射頻性能有很重要的影響。因此對這些電感元件的設計和分析也得到了廣泛的研究。電感作為射頻電路的核心部件,它通常可以影響到整個電路的整體性能。目前,高品質因數的片上電感廣泛應用在壓控振蕩器,低噪聲放大器等射頻電路模塊中。電感品質因數Q值是衡量電感器件的主要參數,其是指電感器在某一頻率的交流電壓下工作時,所呈現的感抗與其等效損耗電阻之比。電感器的Q值越高,其損耗越小,效率越高。
隨著CMOS技術的工藝節點越來越小,考慮到生產線前道工序(FEOL)中來自于多晶硅/有源區密度的熱分布以及生產線后道工序(BEOL)中金屬密度可能影響工藝均勻性和穩定性,擴散區、多晶硅和金屬需要滿足一定的密度要求,即必須達到最低密度。集成電路的實質就是把電路所需的晶體管、二極管、電阻、電容和電感等電子元器件整合到半導體晶片上,形成完整的邏輯電路,以達到控制、計算、或記憶等功能。通常來說,集成電路包括多層電子元器件層,各層之間通過金屬導線進行連接。一般來說,在完成一層金屬布線,進行后續工序前,要對晶片上的薄膜或層的外形進行平面化處理,以保證集成電路所必須的平整度。平面化處理通常采用化學機械拋光的方式。然而,化學機械拋光過程產生的平面外形通常依賴于底層的圖案密度,為了防止由于底層圖案密度不均勻而造成化學機械拋光后表面不平整如出現凹槽的問題,目前通常的做法是在各層圖案稀疏的區域填入虛擬填充物,例如:虛擬有源區、虛擬柵極以及虛擬金屬層等。此外,在刻蝕的工藝步驟中,金屬密度高的區域和金屬密度低的區域的刻蝕速率不一樣,容易出現刻蝕不足或刻蝕過度的問題。
傳統的射頻集成電路工藝一般采用頂層金屬加厚,頂層下面幾層金屬一般都采用薄金屬的做法來降低頂層金屬的電阻率。這樣利用加厚的頂層金屬來制作片上電感,就可以提高片上電感的品質因數Q值。因此傳統的差分電感,一般都制作在頂層金屬上。另外,疊層的片上電感在很大程度減少了芯片面積,降低了生產成本。同時,將電感器布置得與襯底相距盡量遠,可以減小由于電感與襯底相互作用而形成的至襯底之間的電容。將電感器布置在于襯底相距較遠的集成電路的頂層雖然對提高電感Q值有利,然而卻會造成電感器底層的圖案密度過小,不利于表面平整度,并容易出現上述刻蝕不足或刻蝕過度的問題。為了達到最低金屬密度要求,通常需要在電感器區域下方填充虛擬金屬。然而,由于虛擬金屬中可以產生渦流,虛擬金屬的存在會降低電感器的Q值,能帶來超過15%的Q值減小。
為了達到更好的電路性能,設計師可以采取進一步加厚的頂層金屬來提升Q值,但是這種做法會增加生產成本。通常,設計師通過增加線圈寬度來獲得足夠的Q性能,如每條線圈的寬度可達15微米,但是這種做法需要將芯片面積設計得更大。現有的三端差分電感器如圖1至圖3所示,其采用兩層線圈堆疊,上下層線圈完全相同并以并聯方式連接,每層線圈采取交叉走線的方式,其中圖1為該三端差分電感器的結構示意圖,圖2為其分解結構示意圖,圖3為圖2所示結構的側視圖。然而這種差分電感器結構要達到更高的Q值仍然需要比較大的面積,不利于縮小芯片尺寸。
因此,提供一種在相同面積下具有更高Q值的電感器實屬必要。
發明內容
鑒于以上所述現有技術的缺點,本發明的目的在于提供一種差分電感器,用于解決現有技術中差分電感器品質因數Q值較低的問題。
為實現上述目的及其他相關目的,本發明提供一種差分電感器,至少包括:
第一端口及與所述第一端口相向設置的第二端口;
底層線圈,從所述第一端口沿一條通路繞到所述第二端口,形成由外至內至少兩圈金屬線圈;所述第一端口及第二端口分別位于所述底層線圈的最外圈金屬線圈兩端;所述底層線圈的內外圈金屬線圈之間通過若干第一斜線連接件以交叉方式連接;
所述底層線圈的最外圈金屬線圈正上方形成有一圈頂層金屬線圈;所述頂層金屬線圈通過所述第一端口、第二端口、及若干觸點與所述底層線圈以并聯方式連接;所述頂層金屬線圈與所述底層線圈之間僅最外圈金屬線圈堆疊并共用所述底層線圈中除最外圈金屬線圈以外的所有的金屬線圈。
可選地,所述差分電感器還包括至少一個與所述第一斜線連接件并聯連接的第二斜線連接件;所述第二斜線連接件與所述頂層金屬線圈位于同一層。
可選地,所述第二斜線連接件的厚度大于所述第一斜線連接件的厚度。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中芯國際集成電路制造(上海)有限公司,未經中芯國際集成電路制造(上海)有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410035674.5/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種功率集成器件
- 下一篇:一種半導體器件的制造方法





