[發明專利]靜電放電電路有效
| 申請號: | 201410032724.4 | 申請日: | 2014-01-24 |
| 公開(公告)號: | CN103972874B | 公開(公告)日: | 2018-08-14 |
| 發明(設計)人: | 陳文儀;C·E·吉爾 | 申請(專利權)人: | 恩智浦美國有限公司 |
| 主分類號: | H02H9/00 | 分類號: | H02H9/00;H01L27/02 |
| 代理公司: | 中國國際貿易促進委員會專利商標事務所 11038 | 代理人: | 金曉 |
| 地址: | 美國得*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 靜電 放電 電路 | ||
提供了集成電路。所述集成電路可以包括,但不限定于第一節點、被配置為耦合于地的第二節點、輸出驅動器以及電耦合于所述第一節點、所述第二節點和所述輸出驅動器的靜電放電電路。所述靜電放電電路可以包括,但不限定于被配置為檢測所述第節點處的靜電放電事件的高通濾波器、電耦合于所述高通濾波器和所述輸出驅動器的驅動級電路,當所述高通濾波器檢測到所述靜電放電事件時,所述驅動級電路被配置為接收源自所述高通濾波器的信號并且還被配置為使所述輸出驅動器的輸入分流到所述第二節點以響應于源自所述高通濾波器的所述信號,以及電耦合于所述驅動級電路并且被配置為偏置所述驅動級電路的降壓電路。
技術領域
本發明涉及電路,更具體地說涉及用于提供靜電放電保護的靜電放電電路。
背景技術
現今,集成電路幾乎出現在所有的電子設備中。例如,可以在車輛、電腦、手機、家用電器和任何其它消費或商業電子器件中找到集成電路。然而,集成電路對靜電放電很敏感。在某些情況下,靜電放電可以對集成電路造成嚴重的損壞,從而使得電子設備無效。
附圖說明
示例實施例將在下文結合以下附圖進行說明,其中相同的符號表示相同的元件。
圖1根據實施例顯示了示例封裝集成電路(IC);
圖2根據實施例顯示了被配置為保護輸出驅動器的ESD電路的方框圖;
圖3根據實施例顯示了示例ESD電路的電路級圖;
圖4根據實施例顯示了另一示例ESD電路的電路級圖;
圖5根據實施例顯示了操作ESD電路的方法的流程圖。
具體實施方式
根據各種示例實施例,提供了用于集成電路的靜電放電(ESD)電路。ESD電路給集成電路提供了靜電放電保護。雖然附圖和詳細說明書討論了在集成電路情況下的ESD電路,然而ESD電路可以用于經受靜電放電的任何電路。此外,ESD電路還可以給集成電路提供保護,同時電路仍然位于晶圓上。
圖1根據實施例顯示了示例封裝集成電路(IC)100。集成電路100可是中央處理單元(CPU)、專用集成電路(ASIC)、現場可編程門陣列(FPGA)、可編程邏輯控制器(PLC)、微控制器、圖形處理單元(GPU)、物理處理單元(PPU)、數字信號處理器(DSP)、模擬電路、傳感器或任何其它類型的電路。集成電路100包括很多輸出或輸入/輸出(I/O)外部連接器110(這兩者在本發明中被稱為I/O外部連接器)。I/O外部連接器110的數量和布局根據IC類型可以有所不同。I/O外部連接器110可被用于接收輸入信號和/或提供輸出信號。I/O外部連接器的目的根據集成電路100可以有所不同。IC還包括用于耦合于第一參考電壓的至少一個外部連接器120和用于耦合于第二參考電壓或地參考的至少一個外部連接器130。
I/O外部連接器110可經受ESD。ESD是通常由接觸、電氣短路或介電擊穿引起的兩個物體之間的突然電流。然而,ESD也可以是由通過摩擦充電、或由靜電感應或源自其它各種來源引起的靜電積累。IC100可能被ESD損壞。因此,正如在下面進一步詳細討論的,集成電路100被提供有被配置為保護輸出驅動器的ESD電路。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于恩智浦美國有限公司,未經恩智浦美國有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201410032724.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:永磁無刷電機
- 下一篇:電子設備及其連接器防脫裝置





