[發(fā)明專利]持久性存儲(chǔ)器的塊存儲(chǔ)孔在審
| 申請(qǐng)?zhí)枺?/td> | 201380079211.2 | 申請(qǐng)日: | 2013-09-26 |
| 公開(公告)號(hào): | CN105706071A | 公開(公告)日: | 2016-06-22 |
| 發(fā)明(設(shè)計(jì))人: | M·A·施米索伊爾;A·M·魯多夫;M·納基穆圖;M·S·納圖;R·P·曼戈德;D·D·斯圖爾特 | 申請(qǐng)(專利權(quán))人: | 英特爾公司 |
| 主分類號(hào): | G06F13/16 | 分類號(hào): | G06F13/16 |
| 代理公司: | 中國(guó)專利代理(香港)有限公司 72001 | 代理人: | 李嘯;張懿 |
| 地址: | 美國(guó)加利*** | 國(guó)省代碼: | 美國(guó);US |
| 權(quán)利要求書: | 查看更多 | 說(shuō)明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 持久性 存儲(chǔ)器 存儲(chǔ) | ||
1.一種訪問(wèn)可存儲(chǔ)在計(jì)算機(jī)系統(tǒng)中的非易失性存儲(chǔ)器(NVM)設(shè)備內(nèi)的塊數(shù)據(jù)的方法, 所述計(jì)算機(jī)系統(tǒng)包括至少一個(gè)主處理器和至少一個(gè)存儲(chǔ)器總線,所述方法包括:
通過(guò)所述存儲(chǔ)器總線,在控制器處接收來(lái)自所述主處理器的至少一個(gè)第一命令,所述 第一命令包括存儲(chǔ)器加載命令和存儲(chǔ)器存儲(chǔ)命令中的一個(gè),所述第一命令進(jìn)一步包括邏輯 地址,所述控制器包括定義用于訪問(wèn)可存儲(chǔ)在所述NVM設(shè)備內(nèi)的塊數(shù)據(jù)的至少一個(gè)地址范 圍的至少一個(gè)塊窗口;
通過(guò)所述控制器將包括在所述第一命令中的所述邏輯地址轉(zhuǎn)換為所述NVM設(shè)備內(nèi)的物 理地址,所述邏輯地址符合由所述塊窗口定義的所述地址范圍的至少一部分;以及
通過(guò)所述控制器訪問(wèn)所述NVM設(shè)備內(nèi)的所述物理地址處的塊數(shù)據(jù)。
2.如權(quán)利要求1所述的方法,其中所述控制器進(jìn)一步包括與所述至少一個(gè)塊窗口相關(guān) 聯(lián)的至少一個(gè)命令寄存器,并且其中從所述主處理器接收所述至少一個(gè)第一命令包括在與 所述塊窗口相關(guān)聯(lián)的命令寄存器處接收所述第一命令。
3.如權(quán)利要求1或2所述的方法,其中所述第一命令包括存儲(chǔ)器存儲(chǔ)命令,其中,所述邏 輯地址包括邏輯塊寫入基本地址和定義與所述邏輯塊寫入基本地址的相對(duì)偏移的邏輯塊 寫入偏移地址,其中所述控制器進(jìn)一步包括多個(gè)分別包含多個(gè)邏輯基本地址的基本地址寄 存器,所述多個(gè)邏輯基本地址中的每個(gè)對(duì)應(yīng)于由所述塊窗口定義的地址范圍的預(yù)定部分, 并且其中所述方法進(jìn)一步包括:
響應(yīng)于所述存儲(chǔ)器存儲(chǔ)命令,至少基于包括在所述存儲(chǔ)器存儲(chǔ)命令中的一個(gè)或多個(gè)邏 輯塊寫入基本地址和邏輯塊寫入偏移地址,選擇所述多個(gè)基本地址寄存器中的一個(gè)。
4.如權(quán)利要求3所述的方法,進(jìn)一步包括:
通過(guò)所述存儲(chǔ)器總線在所述控制器上接收塊數(shù)據(jù),所述塊數(shù)據(jù)位于所述塊窗口的所述 地址范圍內(nèi)的所述邏輯塊寫入基本地址的所述相對(duì)偏移處。
5.如權(quán)利要求4所述的方法,其中所述控制器進(jìn)一步包括地址轉(zhuǎn)換部件,并且其中所述 邏輯地址到所述NVM設(shè)備內(nèi)的所述物理地址的轉(zhuǎn)換包括由所述地址轉(zhuǎn)換部件將包含在所選 擇的基本地址寄存器中的邏輯基本地址和邏輯塊寫入偏移地址轉(zhuǎn)換為所述NVM設(shè)備內(nèi)的物 理地址。
6.如權(quán)利要求5所述的方法,其中所述控制器進(jìn)一步包括媒體管理轉(zhuǎn)換表,并且其中所 述方法進(jìn)一步包括:
由所述媒體管理轉(zhuǎn)換表執(zhí)行一個(gè)或多個(gè)耗損均衡操作以實(shí)施所述NVM設(shè)備的一個(gè)或多 個(gè)耐力限度。
7.如權(quán)利要求5或6所述的方法,其中所述控制器進(jìn)一步包括加密部件,并且其中所述 方法進(jìn)一步包括:
由所述加密部件加密將在所述NVM設(shè)備內(nèi)的物理地址處寫入的塊數(shù)據(jù)。
8.如權(quán)利要求5、6或7所述的方法,進(jìn)一步包括:
由所述控制器將塊數(shù)據(jù)寫入到所述NVM設(shè)備內(nèi)的所述物理地址。
9.如權(quán)利要求8所述的方法,其中所述控制器進(jìn)一步包括至少一個(gè)狀態(tài)寄存器,并且其 中所述方法進(jìn)一步包括:
由所述控制器至少在一些時(shí)間在所述狀態(tài)寄存器中設(shè)置至少一個(gè)錯(cuò)誤標(biāo)志,以指示與 將所述塊數(shù)據(jù)寫入到所述NVM設(shè)備內(nèi)的所述物理地址相關(guān)的錯(cuò)誤狀態(tài)。
10.如權(quán)利要求1或2所述的方法,其中所述第一命令包括所述存儲(chǔ)器加載命令,其中所 述邏輯地址包括邏輯塊讀取基本地址和定義與所述邏輯塊讀取基本地址的相對(duì)偏移的邏 輯塊讀取偏移地址,其中,所述控制器進(jìn)一步包括多個(gè)分別包含多個(gè)邏輯基本地址的基本 地址寄存器,所述多個(gè)邏輯基本地址的每個(gè)對(duì)應(yīng)于由所述塊窗口定義的地址范圍的預(yù)定部 分,并且其中所述方法進(jìn)一步包括:
響應(yīng)于所述存儲(chǔ)器加載命令,至少基于包括在所述存儲(chǔ)器加載命令中的一個(gè)或多個(gè)邏 輯塊讀取基本地址和邏輯塊讀取偏移地址來(lái)選擇所述多個(gè)基本地址寄存器中的一個(gè)。
11.如權(quán)利要求10所述的方法,其中所述控制器進(jìn)一步包括地址轉(zhuǎn)換部件,并且其中邏 輯地址到NVM設(shè)備內(nèi)的物理地址的轉(zhuǎn)換包括由地址轉(zhuǎn)換部件將包含在所選擇的基本地址寄 存器中的邏輯基本地址和邏輯塊讀取偏移地址轉(zhuǎn)換到NVM設(shè)備內(nèi)的物理地址。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購(gòu)買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請(qǐng)聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380079211.2/1.html,轉(zhuǎn)載請(qǐng)聲明來(lái)源鉆瓜專利網(wǎng)。
- 上一篇:使用唯一標(biāo)識(shí)符以檢索用于標(biāo)簽設(shè)備的配置數(shù)據(jù)
- 下一篇:路由存儲(chǔ)器流量和I/O流量的存儲(chǔ)器網(wǎng)絡(luò)
- 同類專利
- 專利分類
- 用于控制非易失性存儲(chǔ)器的控制器
- 處理器、存儲(chǔ)器、計(jì)算機(jī)系統(tǒng)、系統(tǒng)LSI及其驗(yàn)證方法
- 存儲(chǔ)和檢索處理系統(tǒng)的數(shù)據(jù)的存儲(chǔ)器系統(tǒng)和性能監(jiān)視方法
- 用于控制半導(dǎo)體裝置的方法
- 存儲(chǔ)器存儲(chǔ)裝置及其測(cè)試方法
- 存儲(chǔ)器裝置及可促進(jìn)張量存儲(chǔ)器存取的方法
- 使用雙通道存儲(chǔ)器作為具有間隔的單通道存儲(chǔ)器
- 用于管理存儲(chǔ)器訪問(wèn)操作的方法和系統(tǒng)
- 存儲(chǔ)器控制器、存儲(chǔ)裝置和存儲(chǔ)裝置的操作方法
- 具有部分組刷新的存儲(chǔ)器
- 動(dòng)態(tài)存儲(chǔ)管理裝置及方法
- 一種存儲(chǔ)方法、服務(wù)器及存儲(chǔ)控制器
- 一種基于存儲(chǔ)系統(tǒng)的控制方法及裝置
- 一種信息的存儲(chǔ)控制方法
- 一種數(shù)據(jù)存儲(chǔ)方法及裝置
- 數(shù)據(jù)存儲(chǔ)方法、裝置、計(jì)算機(jī)設(shè)備以及存儲(chǔ)介質(zhì)
- 一種數(shù)據(jù)存儲(chǔ)控制方法及裝置
- 存儲(chǔ)設(shè)備、存儲(chǔ)系統(tǒng)及存儲(chǔ)方法
- 物料存儲(chǔ)方法及系統(tǒng)
- 基于雙芯智能電表的數(shù)據(jù)分類存儲(chǔ)方法和裝置





