[發明專利]用于管理多部件平臺中的活動的技術和系統有效
| 申請號: | 201380077038.2 | 申請日: | 2013-06-28 |
| 公開(公告)號: | CN105247442B | 公開(公告)日: | 2018-06-08 |
| 發明(設計)人: | P·S·迪芬鮑;E·戈爾巴托夫;A·漢羅德;E·C·薩姆森;B·庫珀 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | G06F1/26 | 分類號: | G06F1/26;G06F9/38;G06F9/46 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 劉瑜;王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 處理器部件 空閑周期 空閑狀態 設備部件 持續時間期間 活動周期 空閑功率 控制器 多部件 子周期 耦合到 穿插 隔離 通信 管理 | ||
在一個實施例中,一種裝置包括多個處理器部件;一個或多個設備部件,其通信地耦合到所述多個處理器部件中的一個或多個處理器部件;以及控制器,其包括其中的至少一部分是硬件的邏輯,所述邏輯用于安排與一個或多個活動周期穿插的一個或多個強制空閑周期,強制空閑周期跨越一持續時間,在所述持續時間期間所述多個處理器部件以及所述一個或多個設備部件同時置于各自的空閑狀態,所述空閑狀態定義在所述強制空閑周期的隔離的子周期期間的強制空閑功率狀態。公開并要求保護其它實施例。
技術領域
本文所描述的實施例總體上涉及集成電路設備中的功率管理,并且具體地涉及在多個不同處理器部件和/或設備之中控制設備活動。
背景技術
在當今的計算和通信設備平臺中,許多不同設備部件通常布置在印刷電路板、封裝或者甚至單個半導體管芯上,后者通常被稱作片上系統(SoC)。存在于SoC芯片上的設備部件包括例如:通用處理器核心、圖形處理單元、存儲器控制器、顯示引擎、高速緩存以及若干部件。諸如功率管理單元的其它部件可以布置在SoC芯片上或在另一管芯中。管理跨每個子系統的活動以達到最佳高效性能產生了關于一些SoC架構的高效操作的問題。每當外圍區域變為活動的且生成諸如直接存儲器存取、中斷或其它信號的事件時,包括處理器核心、圖形處理器單元的其它部件被強制駐留在消耗過多功率的相對高的功率狀態,即使不需要處理器核心功能。這可能成為在多種類型或工作負荷情況下且尤其在半活動的工作負荷情況下的對高效操作的減損。
因此,需要改進的技術和裝置來解決這些和其它問題。
附圖說明
圖1示出了示例性系統的框圖。
圖2示出了工作循環的第一實施例的操作。
圖3示出了工作循環的第二實施例的操作。
圖4示出了工作循環的第三實施例的操作。
圖5A示出了工作循環的第四實施例的操作。
圖5B示出了工作循環的第五實施例的操作。
圖5C示出了工作循環的第六實施例的操作。
圖6呈現了示例性第一邏輯流。
圖7呈現了示例性第二邏輯流。
圖8呈現了示例性第三邏輯流。
圖9是示例性系統實施例的圖。
發明內容
一種用于功率管理的裝置,包括:多個處理器部件;一個或多個設備部件,其通信地耦合到所述多個處理器部件中的一個或多個處理器部件;以及控制器,其包括其中的至少一部分是硬件的邏輯,所述邏輯用于安排與一個或多個活動周期穿插的一個或多個強制空閑周期,強制空閑周期跨越一持續時間,在所述持續時間期間所述多個處理器部件中的一個或多個以及一個或多個設備部件同時置于空閑狀態,所述空閑狀態定義在所述強制空閑周期的隔離的子周期期間的強制空閑功率狀態。
一種用于功率管理的裝置,包括:多個處理器部件;一個或多個設備部件,其通信地耦合到所述多個處理器部件中的一個或多個處理器部件;以及處理器,其包括其中的至少一部分是硬件的邏輯,所述邏輯用于安排與一個或多個活動周期穿插的一個或多個強制空閑周期,強制空閑周期跨越一持續時間,在所述持續時間期間所述多個處理器部件中的一個或多個以及所述一個或多個設備部件中的至少一個同時置于空閑狀態,所述空閑狀態定義在所述強制空閑周期的隔離的子周期期間的強制空閑功率狀態。
一種用于功率管理的系統,包括:多個處理器部件;一個或多個設備部件,其通信地耦合到所述多個處理器部件中的一個或多個處理器部件;以及
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380077038.2/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種新型仿生魚尾結構
- 下一篇:用于抑制TIR的移位多孔電極





