[發(fā)明專利]用于電壓調(diào)節(jié)器的脈沖寬度模塊化有效
| 申請?zhí)枺?/td> | 201380077020.2 | 申請日: | 2013-06-28 |
| 公開(公告)號: | CN105247789B | 公開(公告)日: | 2018-03-30 |
| 發(fā)明(設(shè)計(jì))人: | H·K·克里希納穆爾蒂;G·E·馬修;B·提魯文加達(dá)姆 | 申請(專利權(quán))人: | 英特爾公司 |
| 主分類號: | H03K7/08 | 分類號: | H03K7/08;H02M7/00 |
| 代理公司: | 永新專利商標(biāo)代理有限公司72002 | 代理人: | 林金朝,王英 |
| 地址: | 美國加*** | 國省代碼: | 暫無信息 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 用于 電壓 調(diào)節(jié)器 脈沖寬度 模塊化 | ||
1.一種用于提高分辨率的裝置,所述裝置包括:
第一相位內(nèi)插器,其用于耦合延遲線路的延遲元件的輸入,其中,耦合是經(jīng)由選擇單元的;
第二相位內(nèi)插器,其用于耦合所述延遲線路的所述延遲元件的輸出,其中,耦合是經(jīng)由所述選擇單元的;以及
第三相位內(nèi)插器,其用于提供輸出,所述第三相位內(nèi)插器根據(jù)所述第一相位內(nèi)插器和所述第二相位內(nèi)插器的延遲設(shè)置而被校準(zhǔn),
其中,所述第一相位內(nèi)插器、所述第二相位內(nèi)插器和所述第三相位內(nèi)插器是電流供應(yīng)不足的緩沖單元。
2.根據(jù)權(quán)利要求1所述的裝置,其中,所述第一相位內(nèi)插器具有為所述延遲元件的最大延遲的初始延遲。
3.根據(jù)權(quán)利要求1所述的裝置,其中,所述第二相位內(nèi)插器具有為所述延遲元件的最小延遲的初始延遲。
4.根據(jù)權(quán)利要求1所述的裝置,還包括校準(zhǔn)單元,所述校準(zhǔn)單元用于對所述第一相位內(nèi)插器和所述第二相位內(nèi)插器的輸出進(jìn)行相位對齊。
5.根據(jù)權(quán)利要求4所述的裝置,其中,所述校準(zhǔn)單元用于校準(zhǔn)所述第三相位內(nèi)插器的延遲。
6.根據(jù)權(quán)利要求4所述的裝置,還包括相位檢測器,所述相位檢測器與所述第一相位內(nèi)插器和所述第二相位內(nèi)插器耦合,以用于對所述第一相位內(nèi)插器和所述第二相位內(nèi)插器的輸出進(jìn)行相位對齊。
7.根據(jù)權(quán)利要求6所述的裝置,其中,所述相位檢測器的輸出被所述校準(zhǔn)單元用于通過調(diào)節(jié)所述第一相位內(nèi)插器和所述第二相位內(nèi)插器的延遲設(shè)置來對所述第一相位內(nèi)插器和所述第二相位內(nèi)插器的輸出進(jìn)行相位對齊。
8.根據(jù)權(quán)利要求1所述的裝置,其中,所述第一相位內(nèi)插器、所述第二相位內(nèi)插器、以及所述第三相位內(nèi)插器中的每一個包括:
電流控制的驅(qū)動器;以及
溫度計(jì)編碼的可編程電容器,其與所述電流控制的驅(qū)動器的輸出耦合。
9.根據(jù)權(quán)利要求1所述的裝置,還包括時序單元,所述時序單元接收所述第三相位內(nèi)插器的輸出作為時鐘并且產(chǎn)生用于產(chǎn)生脈沖寬度調(diào)制信號的輸出。
10.根據(jù)權(quán)利要求1所述的裝置,還包括:
延遲鎖相環(huán),其包括所述延遲線路,所述延遲線路具有串聯(lián)耦合在一起的可變延遲元件。
11.根據(jù)權(quán)利要求1所述的裝置,還包括:
數(shù)字控制器,其用于控制與所述延遲線路耦合的所述選擇單元。
12.一種電壓調(diào)節(jié)器(VR),包括:
電感器;
電容器,其與所述電感器和負(fù)載耦合;
電橋,其與所述電感器耦合;以及
脈沖寬度調(diào)制器(PWM),其用于向所述電橋提供脈沖調(diào)制信號,所述脈沖寬度調(diào)制器(PWM)包括:
第一相位內(nèi)插器,其用于經(jīng)由選擇單元耦合延遲線路的延遲元件的輸入;
第二相位內(nèi)插器,其用于經(jīng)由所述選擇單元來耦合所述延遲線路的所述延遲元件的輸出;以及
第三相位內(nèi)插器,其用于提供用于產(chǎn)生所述脈沖調(diào)制信號的輸出,
所述第三相位內(nèi)插器根據(jù)所述第一相位內(nèi)插器和所述第二相位內(nèi)插器的延遲設(shè)置而被校準(zhǔn),
其中,所述第一相位內(nèi)插器、所述第二相位內(nèi)插器和所述第三相位內(nèi)插器是電流供應(yīng)不足的緩沖單元。
13.根據(jù)權(quán)利要求12所述的電壓調(diào)節(jié)器(VR),還包括置位-復(fù)位(SR)鎖存器,所述置位-復(fù)位(SR)鎖存器用于根據(jù)所述第三相位內(nèi)插器的所述輸出來產(chǎn)生所述脈沖調(diào)制信號。
14.根據(jù)權(quán)利要求13所述的電壓調(diào)節(jié)器(VR),其中,所述置位-復(fù)位(SR)鎖存器用于使用所述第三相位內(nèi)插器的輸出來對所述置位-復(fù)位(SR)鎖存器的輸出進(jìn)行復(fù)位,并且其中,所述置位-復(fù)位(SR)鎖存器用于使用來自所述延遲線路的延遲元件的輸出來將所述置位-復(fù)位(SR)鎖存器的輸出置位為已知邏輯電平。
15.根據(jù)權(quán)利要求12所述的電壓調(diào)節(jié)器(VR),其中,所述負(fù)載是處理器內(nèi)核。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于英特爾公司,未經(jīng)英特爾公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380077020.2/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





