[發明專利]高速接收器電路和方法有效
| 申請號: | 201380062024.3 | 申請日: | 2013-06-13 |
| 公開(公告)號: | CN104956599B | 公開(公告)日: | 2018-06-05 |
| 發明(設計)人: | K·張;S·賈科尼 | 申請(專利權)人: | 英特爾公司 |
| 主分類號: | H04B3/16 | 分類號: | H04B3/16;H04L25/03 |
| 代理公司: | 永新專利商標代理有限公司 72002 | 代理人: | 林金朝;王英 |
| 地址: | 美國加*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 高速接收器 電容單元 電路 | ||
1.一種具有高速接收器的芯片,所述芯片包括:
源極退化跨導級,其具有作為增益峰化放大器級輸入的輸入;
跨阻抗放大器,其具有增益峰化放大器級輸出;以及
負電容單元,其用于將所述源極退化跨導級耦合到所述跨阻抗放大器,其中,所述負電容單元用于減小所述源極退化跨導級與所述跨阻抗放大器之間的寄生電容。
2.根據權利要求1所述的芯片,其中,所述跨阻抗放大器包括至少一個LC諧振電路。
3.根據權利要求2所述的芯片,其中,所述至少一個LC諧振電路包括雙諧振電路,所述雙諧振電路耦合到所述源極退化跨導級作為從所述跨阻抗放大器到所述源極退化跨導級的負反饋路徑的部分。
4.根據權利要求1所述的芯片,其中,所述負電容單元包括:交叉耦合的晶體管,每個晶體管都具有輸出;以及耦合在所述晶體管輸出之間的電容器。
5.根據權利要求4所述的芯片,其中,所述跨阻抗放大器包括第一反相器和第二反相器,所述第一反相器和所述第二反相器均具有耦合在所述反相器的輸入與輸出之間的雙諧振電路。
6.根據權利要求5所述的芯片,其中,所述負電容單元的所述交叉耦合的晶體管具有耦合到所述跨阻抗放大器的反相器輸入的輸入。
7.根據權利要求1所述的芯片,其中,所述增益峰化放大器級是級聯在一起以形成復合增益峰化放大器的三個增益峰化放大器級的其中之一。
8.根據權利要求7所述的芯片,其中,每級中的所述負電容單元用來消除在所述源極退化跨導級電路的輸出處的內部節點上的電容。
9.根據權利要求8所述的芯片,其中,每級中的所述負電容單元都具有作為相關聯的源極退化跨導級的負載而耦合的受控電流源。
10.根據權利要求7所述的芯片,其中,所述復合增益峰化放大器被配置為Cherry-Hooper放大器。
11.根據權利要求7所述的芯片,其中,所述復合增益峰化放大器具有用于控制所述增益峰化放大器級的至少其中之一的輸出偏移的至少一個控制單元。
12.根據權利要求11所述的芯片,其中,所述至少一個控制單元用于控制輸出偏移要被校正的所述增益峰化放大器級的所述負電容單元中的電流電平。
13.根據權利要求7所述的芯片,還包括數字檢測器,其用于處理上升沿對齊分布,以調整所述增益峰化放大器級中的一個或多個的輸出偏移。
14.根據權利要求7所述的芯片,其中,每級都具有跨阻抗放大器,所述跨阻抗放大器具有可調整的雙諧振電路,以使每級的頻率響應都能夠被調整。
15.一種具有第一芯片的計算裝置,所述第一芯片具有接收器,以從經由傳輸線路耦合到所述第一芯片的第二芯片接收比特流,所述接收器包括:
復合增益峰化放大器,用于接收所述比特流;以及
數字檢測器,所述數字檢測器耦合到所述復合增益峰化放大器的輸出,以對所述比特流進行數字處理并且向所述復合增益峰化放大器提供反饋,以調整所述復合增益峰化放大器的一個或多個參數,其中,所述復合增益峰化放大器包括:
至少兩個級,其中,至少一個所述級包括:
至少一個負電容單元;以及
輸入放大級,其耦合到所述至少一個負電容單元,其中,所述輸入放大級用以接收所述比特流,并且其中,所述輸入放大級包括:
源極退化跨導級,并且其中,所述負電容單元用于減小與所述源極退化跨導級相關聯的寄生電容。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于英特爾公司,未經英特爾公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380062024.3/1.html,轉載請聲明來源鉆瓜專利網。





