[發明專利]從非易失性邏輯陣列喚醒恢復的具有受限電源域的設備有效
| 申請號: | 201380046962.4 | 申請日: | 2013-09-10 |
| 公開(公告)號: | CN104620217B | 公開(公告)日: | 2018-11-23 |
| 發明(設計)人: | S·C·巴特玲;S·漢納 | 申請(專利權)人: | 德克薩斯儀器股份有限公司 |
| 主分類號: | G06F9/38 | 分類號: | G06F9/38;G06F9/30;G06F9/46;G06F1/32 |
| 代理公司: | 北京紀凱知識產權代理有限公司 11245 | 代理人: | 趙蓉民 |
| 地址: | 美國德*** | 國省代碼: | 美國;US |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 非易失性 邏輯 陣列 喚醒 恢復 具有 受限 電源 處理 設備 | ||
1.一種計算設備裝置,其提供基于非易失性邏輯的計算,該裝置包括:
多個非易失性邏輯元件陣列;
多個易失性存儲元件;
至少一個非易失性邏輯控制器,其被配置為控制所述多個非易失性邏輯元件陣列,以存儲由所述多個易失性存儲元件表示的機器狀態,并將存儲的機器狀態從所述多個非易失性邏輯元件陣列讀出到所述多個易失性存儲元件;
多路復用器,所述多路復用器被連接為將所述易失性存儲元件中的各個元件可變地連接到所述非易失性邏輯元件陣列中的一個或更多個對應的各個陣列;
其中所述至少一個非易失性邏輯控制器進一步被配置為將來自由所述計算設備裝置執行的第一程序的第一程序數據存儲在所述多個非易失性邏輯元件陣列的第一組非易失性邏輯元件陣列中;
其中所述至少一個非易失性邏輯控制器進一步被配置為將來自由所述計算設備裝置執行的第二程序的第二程序數據存儲在所述多個非易失性邏輯元件陣列的第二組非易失性邏輯元件陣列中;
其中所述至少一個非易失性邏輯控制器進一步被配置為響應于接收到關于所述第一程序或所述第二程序是否將被所述計算設備裝置的處理核執行的刺激,將所述第一程序數據或所述第二程序數據從所述多個非易失性邏輯元件陣列恢復到所述多個易失性存儲元件;
其中所述多個非易失性邏輯元件陣列、所述多個易失性存儲元件以及所述至少一個非易失性邏輯控制器被集成在單個集成電路上;
其中所述至少一個非易失性邏輯控制器進一步被配置為通過控制所述多路復用器,以基于所述第一程序或所述第二程序是否正在所述計算設備裝置中執行,將所述多個易失性存儲元件中的各個元件連接到所述第一組非易失性邏輯元件陣列或所述第二組非易失性邏輯元件陣列,來將所述第一程序數據或所述第二程序數據存儲到所述多個非易失性邏輯元件陣列;
其中所述多個易失性存儲元件中的每個易失性存儲元件是保持觸發器,所述保持觸發器包括:
由第一電源域供電的主級電路部分;和
由第二電源域供電的從級電路部分;
其中在所述第一程序數據或者所述第二程序數據從所述多個非易失性邏輯元件陣列恢復到所述多個易失性存儲元件期間,所述第一電源域被配置為斷電而所述第二電源域有效。
2.如權利要求1所述的計算設備裝置,其中所述至少一個非易失性邏輯控制器進一步被配置為響應于接收到關于所述計算設備裝置的中斷的刺激,將所述第一程序數據或所述第二程序數據存儲到所述多個非易失性邏輯元件陣列。
3.如權利要求2所述的計算設備裝置,其中所述至少一個非易失性邏輯控制器進一步被配置為基于所述計算設備裝置的所述中斷的類型,將所述第一程序數據或所述第二程序數據從所述多個非易失性邏輯元件陣列恢復到所述多個易失性存儲元件。
4.如權利要求1所述的計算設備裝置,其中所述第一程序和所述第二程序對應于所述計算設備裝置的不同的執行線程或虛擬機器。
5.如權利要求1所述的計算設備裝置,其中所述至少一個非易失性邏輯控制器進一步被配置為響應于所述計算設備裝置的供電質量問題,將所述第一程序數據或所述第二程序數據存儲到所述多個非易失性邏輯元件陣列。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于德克薩斯儀器股份有限公司,未經德克薩斯儀器股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380046962.4/1.html,轉載請聲明來源鉆瓜專利網。





