[發明專利]用于更新共享高速緩沖存儲器的方法和多線程處理系統有效
| 申請號: | 201380023546.2 | 申請日: | 2013-05-08 |
| 公開(公告)號: | CN104272278B | 公開(公告)日: | 2017-05-24 |
| 發明(設計)人: | 克里斯托弗·愛德華·科布;阿賈伊·阿南特·英格爾;盧奇安·科德雷斯庫;蘇雷什·K·文庫馬漢提 | 申請(專利權)人: | 高通股份有限公司 |
| 主分類號: | G06F12/0842 | 分類號: | G06F12/0842;G06F12/0846 |
| 代理公司: | 北京律盟知識產權代理有限責任公司11287 | 代理人: | 宋獻濤 |
| 地址: | 美國加利*** | 國省代碼: | 暫無信息 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 多線程 處理器 中的 共享 分割 高速 緩沖存儲器 線程 分配 機制 | ||
1.一種更新在多線程處理器的兩個或更多個處理線程之間共享的高速緩沖存儲器的方法,其包括:
接收與待分配于所述高速緩沖存儲器中的所述兩個或更多個處理線程的處理線程相關聯的高速緩沖存儲器輸入項的地址;
確定與所述地址相關聯的屬性;
用基于所述屬性的高速緩沖存儲器分配信息設定對應于所述處理線程的配置寄存器,其中兩個或更多個配置寄存器包括分別與所述兩個或更多個處理線程有關的高速緩沖存儲器分配信息;
基于分割寄存器確定默認高速緩沖存儲器分區;
從對應于所述處理線程的所述配置寄存器中確定模式,在該模式中,所述默認高速緩沖存儲器分區將被忽略;以及
基于用于所述處理線程的所述配置寄存器將所述高速緩沖存儲器輸入項分配到所述高速緩沖存儲器中,而忽略所述默認高速緩沖存儲器分區。
2.根據權利要求1所述的方法,其中所述屬性為頁屬性。
3.根據權利要求1所述的方法,其中所述屬性指示流式傳輸數據、局部化數據、多用途數據、共享或非共享中的一者。
4.根據權利要求1所述的方法,其中所述分割寄存器包括用于主要部分和輔助部分的高速緩沖存儲器分區信息。
5.根據權利要求1所述的方法,進一步包括在包括所述高速緩沖存儲器的系統的系統配置期間設置所述分割寄存器。
6.根據權利要求1所述的方法,其進一步包括:配置用于確定與所述地址相關聯的所述屬性的存儲器管理單元MMU。
7.根據權利要求6所述的方法,其進一步包括配置所述MMU以用基于所述屬性的高速緩沖存儲器分配信息設定所述配置寄存器。
8.根據權利要求1所述的方法,其中所述高速緩沖存儲器分配信息指示基于所述屬性的高速緩沖存儲器分配、到主要部分的高速緩沖存儲器分配或到輔助部分的高速緩沖存儲器分配中的一者。
9.一種多線程處理系統,其包括:
高速緩沖存儲器,其在所述多線程處理系統的兩個或更多個處理線程之間共享;
存儲器管理單元,其用于確定與用于高速緩沖存儲器輸入項的地址相關聯的屬性,所述高速緩沖存儲器輸入項與待分配于所述高速緩沖存儲器中的所述兩個或更多個處理線程的處理線程相關聯;
對應于所述兩個或更多個處理線程的兩個或更多個配置寄存器,所述兩個或更多個配置寄存器包括基于所確定屬性的用于對應處理線程的高速緩沖存儲器分配信息;
分割寄存器,其包括將所述高速緩沖存儲器分割成兩個或更多個部分的默認高速緩沖存儲器分區;
線程多路復用器,其經配置以選擇用于處理線程的模式,其中所述默認高速緩沖存儲器分區將被忽略;用于基于由對應于所述處理線程的配置寄存器提供的所述高速緩沖存儲器分配信息而不管由所述分割寄存器提供的所述默認高速緩沖存儲器分區而將所述高速緩沖存儲器輸入項分配到所述高速緩沖存儲器的所述部分中的一者中的邏輯。
10.根據權利要求9所述的多線程處理系統,其中所述高速緩沖存儲器分配信息指示基于頁屬性的高速緩沖存儲器分配、到主要部分的高速緩沖存儲器分配或到輔助部分的高速緩沖存儲器分配中的一者。
11.一種包括用于執行根據權利要求1到8中任一權利要求所述的方法的裝置的設備。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于高通股份有限公司,未經高通股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201380023546.2/1.html,轉載請聲明來源鉆瓜專利網。





