[實(shí)用新型]一種畫面拼接裝置有效
| 申請?zhí)枺?/td> | 201320686322.7 | 申請日: | 2013-10-31 |
| 公開(公告)號(hào): | CN203632782U | 公開(公告)日: | 2014-06-04 |
| 發(fā)明(設(shè)計(jì))人: | 梁洪軍;謝南斌;肖俊;陳強(qiáng) | 申請(專利權(quán))人: | 深圳市朗馳欣創(chuàng)科技有限公司 |
| 主分類號(hào): | H04N5/765 | 分類號(hào): | H04N5/765;H04N7/18 |
| 代理公司: | 深圳中一專利商標(biāo)事務(wù)所 44237 | 代理人: | 張全文 |
| 地址: | 518055 廣東省深圳市南山*** | 國省代碼: | 廣東;44 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 畫面 拼接 裝置 | ||
1.一種畫面拼接裝置,其特征在于,包括:視頻源輸入接口、與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器、用于畫面拼接的現(xiàn)場可編程門陣列FPGA芯片、視頻源輸出接口以及與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器;
所述視頻源輸入接口與所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器的輸入端相連接,所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器的輸出端與所述用于畫面拼接的FPGA芯片相連接,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器的輸入端與所述用于畫面拼接的FPGA芯片相連接,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器的輸出端與視頻源輸出接口相連接;
所述視頻源輸入接口個(gè)數(shù)以及與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器的個(gè)數(shù)都大于1。
2.如權(quán)利要求1所述的裝置,其特征在于,所述視頻源輸入接口包括以下輸入接口至少之一:數(shù)字分量串行接口SDI輸入接口、視頻圖形陣列VGA輸入接口、復(fù)合電視廣播信號(hào)CVBS輸入接口、高清晰度多媒體接口HDMI輸入接口以及色差分量YPBPR輸入接口。
3.如權(quán)利要求2所述的裝置,其特征在于,當(dāng)所述視頻源輸入接口包括數(shù)字分量串行接口SDI輸入接口時(shí),所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器包括均衡器EQ芯片,所述視頻源輸出接口包括數(shù)字分量串行接口SDI輸出接口,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器包括電纜驅(qū)動(dòng)器,所述SDI輸入接口與均衡器EQ芯片的輸入端相連接,所述均衡器EQ芯片的輸出端與所述用于畫面拼接的FPGA芯片相連接,所述電纜驅(qū)動(dòng)器輸入端與所述用于畫面拼接的FPGA芯片相連接,所述電纜驅(qū)動(dòng)器輸出端與所述數(shù)字分量串行接口SDI輸出接口相連接。
4.如權(quán)利要求2所述的裝置,其特征在于,當(dāng)所述視頻源輸入接口包括視頻圖形陣列VGA輸入接口時(shí),所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器包括第一模數(shù)轉(zhuǎn)換器ADC,所述視頻源輸出接口包括VGA輸出接口,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器包括第一數(shù)模轉(zhuǎn)換器DAC,所述VGA輸入接口與第一模數(shù)轉(zhuǎn)換器ADC輸入端相連接,所述第一數(shù)模轉(zhuǎn)換器DAC的輸出端與VGA輸出接口相連接,所述第一模數(shù)轉(zhuǎn)換器ADC的輸出端與所述用于畫面拼接的FPGA芯片相連接,所述第一數(shù)模轉(zhuǎn)換器DAC的輸入端與用于畫面拼接的FPGA芯片相連接。
5.如權(quán)利要求2所述的裝置,其特征在于,當(dāng)所述視頻源輸入接口包括復(fù)合電視廣播信號(hào)CVBS輸入接口時(shí),所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器包括第二模數(shù)轉(zhuǎn)換器ADC,所述視頻源輸出接口包括CVBS輸出接口,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器包括第二數(shù)模轉(zhuǎn)換器DAC,所述CVBS輸入接口與第二模數(shù)轉(zhuǎn)換器ADC輸入端相連接,所述第二數(shù)模轉(zhuǎn)換器DAC的輸出端與CVBS輸出接口相連接,所述第二模數(shù)轉(zhuǎn)換器ADC的輸出端與所述用于畫面拼接的FPGA芯片相連接,所述第二數(shù)模轉(zhuǎn)換器DAC的輸入端與用于畫面拼接的FPGA芯片相連接。
6.如權(quán)利要求2所述的裝置,其特征在于,當(dāng)所述視頻源輸入接口包括高清晰度多媒體接口HDMI輸入接口時(shí),所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器包括轉(zhuǎn)換芯片ADV7441芯片,所述視頻源輸出接口包括HDMI輸出接口,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器包括轉(zhuǎn)換芯片AD9928芯片,所述HDMI輸入接口與轉(zhuǎn)換芯片ADV7441芯片輸入端相連接,所述轉(zhuǎn)換芯片AD9928芯片的輸出端與HDMI輸出接口相連接,所述轉(zhuǎn)換芯片ADV7441芯片的輸出端與所述用于畫面拼接的FPGA芯片相連接,所述轉(zhuǎn)換芯片AD9928芯片的輸入端與用于畫面拼接的FPGA芯片相連接。
7.如權(quán)利要求2所述的裝置,其特征在于,當(dāng)所述視頻源輸入接口包括色差分量YPBPR輸入接口時(shí),所述與視頻源輸入接口對(duì)應(yīng)的轉(zhuǎn)換器包括第三模數(shù)轉(zhuǎn)換器ADC,所述視頻源輸出接口包括YPBPR輸出接口,所述與視頻源輸出接口對(duì)應(yīng)的轉(zhuǎn)換器包括第三數(shù)模轉(zhuǎn)換器DAC,所述YPBPR輸入接口與第三模數(shù)轉(zhuǎn)換器ADC輸入端相連接,所述第三數(shù)模轉(zhuǎn)換器DAC的輸出端與YPBPR輸出接口相連接,所述第三模數(shù)轉(zhuǎn)換器ADC的輸出端與所述用于畫面拼接的FPGA芯片相連接,所述第三數(shù)模轉(zhuǎn)換器DAC的輸入端與用于畫面拼接的FPGA芯片相連接。
8.如權(quán)利要求1-7之一所述的裝置,其特征在于,當(dāng)所述視頻源輸入接口為數(shù)字分量串行接口SDI輸入接口時(shí),所述的SDI輸入接口個(gè)數(shù)為8,所述數(shù)字分量串行接口SDI輸出接口的個(gè)數(shù)為2。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于深圳市朗馳欣創(chuàng)科技有限公司,未經(jīng)深圳市朗馳欣創(chuàng)科技有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320686322.7/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





