[實用新型]一種基于CPCI總線的多FPGA信號分析板有效
| 申請號: | 201320656642.8 | 申請日: | 2013-10-23 |
| 公開(公告)號: | CN203561854U | 公開(公告)日: | 2014-04-23 |
| 發明(設計)人: | 吳克平;徐源;李雪松;孟麗梅;王洪健;桑偉軍 | 申請(專利權)人: | 北京海格神舟通信科技有限公司 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 暫無信息 | 代理人: | 暫無信息 |
| 地址: | 100071 北京市豐臺區*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 基于 cpci 總線 fpga 信號 分析 | ||
1.基于CPCI總線的多FPGA信號分析板,包括ADC中頻采樣、FPGA信號分析單元和DSP輔助處理單元,其特征在于,還包括DDR3存儲器、CPCI接插件、2個千兆網口和調試接口,所述板卡為6U標準結構,其中信號分析板接收中頻信號,經ADC采樣之后送到FPGA進行并行處理,處理結果可通過DSP的千兆網口送到計算機,也可通過CPCI的擴展接口送往其它板卡進行處理。
2.根據權利要求1所述的基于CPCI總線的多FPGA信號分析板,其特征在于:每片FPGA均連接DDR3存儲器,DSP連接DDR2存儲器,主要信號分析工作由FPGA實現,DSP用于輔助處理和實現對外接口。
3.根據權利要求1所述的基于CPCI總線的多FPGA信號分析板,其特征在于:CPCI總線由DSP實現,可通過接插件連接到標準CPCI工控機箱中。
4.根據權利要求1所述的基于CPCI總線的多FPGA信號分析板,其特征在于:DSP的配置程序可通過CPCI加載,FPGA的配置程序加載通過DSP進行控制。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于北京海格神舟通信科技有限公司,未經北京海格神舟通信科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320656642.8/1.html,轉載請聲明來源鉆瓜專利網。





