[實用新型]一種基于SiPM的PET系統(tǒng)有效
| 申請?zhí)枺?/td> | 201320526734.4 | 申請日: | 2013-08-28 |
| 公開(公告)號: | CN203433121U | 公開(公告)日: | 2014-02-12 |
| 發(fā)明(設(shè)計)人: | 胡瑋;趙永界;蘇志偉;王元吉;張歌 | 申請(專利權(quán))人: | 明峰醫(yī)療系統(tǒng)股份有限公司 |
| 主分類號: | G01T1/16 | 分類號: | G01T1/16 |
| 代理公司: | 杭州賽科專利代理事務所 33230 | 代理人: | 曹紹文 |
| 地址: | 311215 浙江省*** | 國省代碼: | 浙江;33 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 sipm pet 系統(tǒng) | ||
技術(shù)領(lǐng)域
本實用新型涉及光電成像的技術(shù)領(lǐng)域,特別涉及一種基于SiPM的PET系統(tǒng)。?
背景技術(shù)
SiPM(Silicon?Photomultiplier,硅光電倍增管)正在越來越多的應用于PET(?Positron?Emission?Tomography,正電子發(fā)射斷層成像)系統(tǒng)中。當SiPM陣列(4*4,?6*6,?8*8,…)與晶體陣列同像素尺寸耦合(1:1耦合)時?,?γ光子的作用位置直接由SiPM像素決定,SiPM輸出的電信號超過噪聲水平,不需要采用模擬的位置計算電路。通常情況下,每個像素對應一個輸出通道,這帶來了一個問題,當SiPM陣列的像素數(shù)量增加時,讀出通道的數(shù)量也隨之增加,變得很多。為了降低PET系統(tǒng)成本和復雜度,必須減少SiPM最后的輸出通道的數(shù)量。如圖1所示,是一種現(xiàn)在常用的減少SiPM輸出通道數(shù)的方法,采用這種方法,對于一個M*N的SiPM陣列來說,需要使用M*N個比較器,一個M*N路的k位編碼器,和一個M*N通道的加法器,這樣將總的輸出通道從M*N路減少到一個模擬加法器和一個K位的數(shù)字輸出。這種辦法雖然減少了輸出的通道,但仍消耗量大量的加法器和比較器。?
實用新型內(nèi)容
本實用新型所要解決的技術(shù)問題在于,提供一種在減少輸出通道的同時減少比較器的使用數(shù)量,以降低成本的基于SiPM的PET系統(tǒng)。?
本實用新型是這樣實現(xiàn)的,提供一種基于SiPM的PET系統(tǒng),包括與晶體陣列同像素尺寸耦合的M*N個的SiPM陣列和模擬位置計算電路,模擬位置計算電路的輸入端包括N個M通道的加法器、M個N通道的加法器、M?+?N個比較器、M?+?N通道的加法器以及M+N路的J位編碼器;模擬位置計算電路的輸出端包括模擬輸出和數(shù)字輸出,模擬輸出對應于M?+?N通道的加法器,數(shù)字輸出對應于M+N路的J位編碼器;模擬位置計算電路還設(shè)置有參考電壓;模擬位置計算電路的輸入信號經(jīng)過任意一個M通道的加法器或N通道的加法器后,其既與參考電壓同時連接至某個比較器上,N個M通道的加法器以及M個N通道的加法器分別對應于M?+?N個比較器,其又與M?+?N通道的加法器相連接。?
進一步地,SiPM陣列與晶體陣列同像素1:1耦合。?
進一步地,SiPM為B?系列?SiPM單片產(chǎn)品,型號規(guī)格包括10035、30035、30050和60035。?
進一步地,晶體陣列為BGO晶體陣列、或LYSO晶體陣列、或LSO晶體陣列、或NaI(Tl)晶體陣列、或CsI晶體陣列、或GSO晶體陣列、或LaBr3晶體陣列或BaF2晶體陣列。?
進一步地,M通道的加法器、N通道的加法器以及M?+?N通道的加法器的型號規(guī)格為AD8039芯片、或AD8038芯片、或AD8045芯片、或AD8009芯片或AD8057芯片,比較器的型號規(guī)格為MAX?987芯片、或MAX991芯片或MAX995芯片,J位編碼器為MAX1270?CPLD芯片。?
與現(xiàn)有技術(shù)相比,本實用新型的基于SiPM的PET系統(tǒng)包括M*N個的SiPM陣列和模擬位置計算電路,在模擬位置計算電路中,采用將每行的信號分別相加,共M行,有M個輸出,同時將N列中每列的信號分別相加,共N列,有N個輸出,分別將這M+N個信號的輸出連接至M+N個比較器的輸入端,將每個比較器的輸出端與M+N路的J位編碼器輸入端連接,從而減少大量的比較器和其它數(shù)字器件的使用,顯著降低了系統(tǒng)成本。?
附圖說明
圖1為現(xiàn)有的減少SiPM輸出通道數(shù)的方法示意圖;?
圖2為本實用新型中的模擬位置計算電路減少輸出通道數(shù)的設(shè)置方法示意圖;
圖3為本實用新型中的模擬位置計算電路輸入端的加法器設(shè)置示意圖。
具體實施方式
為了使本實用新型所要解決的技術(shù)問題、技術(shù)方案及有益效果更加清楚明白,以下結(jié)合附圖及實施例,對本實用新型進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋本實用新型,并不用于限定本實用新型。?
本實用新型的基于SiPM的PET系統(tǒng)的一較佳實施例,其包括與晶體陣列同像素尺寸耦合的M*N個的SiPM陣列和模擬位置計算電路,SiPM陣列與晶體陣列同像素1:1耦合。?
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于明峰醫(yī)療系統(tǒng)股份有限公司,未經(jīng)明峰醫(yī)療系統(tǒng)股份有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320526734.4/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





