[實用新型]基于CRIO平臺的雙路IEC61850報文收發(fā)裝置有效
| 申請?zhí)枺?/td> | 201320425260.4 | 申請日: | 2013-07-17 |
| 公開(公告)號: | CN203278857U | 公開(公告)日: | 2013-11-06 |
| 發(fā)明(設計)人: | 李鵬;劉和志;劉釗;全智;孟艷;卜京;殷明慧;徐嘉 | 申請(專利權)人: | 國家電網公司;國網重慶市電力公司江津供電分公司;南京理工大學 |
| 主分類號: | H04L12/02 | 分類號: | H04L12/02;H04B10/27;H04L12/947 |
| 代理公司: | 重慶市恒信知識產權代理有限公司 50102 | 代理人: | 劉小紅 |
| 地址: | 100761*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 crio 平臺 iec61850 報文 收發(fā) 裝置 | ||
1.?基于CRIO平臺的雙路IEC61850報文收發(fā)裝置,其特征在于:包括Flash存儲模塊(1)、電源轉換模塊(2)、FPGA模塊(4)、光網口Ⅰ(5)、光網口Ⅱ(6)、PHY芯片(7)和晶振(11);其中兩路相互獨立的光網口Ⅰ(5)和光網口Ⅱ(6)分別連接所述PHY芯片(7),所述PHY芯片(7)通過FPGA總線與FPGA模塊(4)連接,FPGA模塊(4)通過FPGA總線連接Flash存儲模塊(1);所述FPGA模塊(4)的電源輸入端口連接電源轉換模塊(2);晶振(11)的輸出端連接FPGA模塊(4)時鐘輸入端口,晶振(11)的電源端連接3.3V電源,晶振(11)的接地端接地;FPGA模塊(4)通過SPI總線外接CRIO平臺,并通過SPI總線接收CRIO平臺發(fā)送的同步時鐘信號。
2.根據權利要求1所述基于CRIO平臺的雙路IEC61850報文收發(fā)裝置,其特征在于:還包括與所述FPGA模塊(4)連接的復位電路(3)。
3.根據權利要求1所述基于CRIO平臺的雙路IEC61850報文收發(fā)裝置,其特征在于:所述FPGA模塊(4)設置有JTAG配置接口(10)。
4.根據權利要求1所述基于CRIO平臺的雙路IEC61850報文收發(fā)裝置,其特征在于:還包括LED指示燈(8)和LED驅動電路(9),LED驅動電路(9)的一端連接指示燈(8),另一端通過FPGA總線與FPGA模塊(4)連接。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于國家電網公司;國網重慶市電力公司江津供電分公司;南京理工大學,未經國家電網公司;國網重慶市電力公司江津供電分公司;南京理工大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業(yè)授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320425260.4/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種人工彩砂及其制造方法
- 下一篇:玻璃加工一體機





