[實用新型]一種具有兩步背景抑制功能的讀出電路有效
| 申請號: | 201320217570.7 | 申請日: | 2013-04-26 |
| 公開(公告)號: | CN203629686U | 公開(公告)日: | 2014-06-04 |
| 發明(設計)人: | 郝立超;陳洪雷;丁瑞軍;張君玲;黃愛波 | 申請(專利權)人: | 中國科學院上海技術物理研究所 |
| 主分類號: | G01J5/02 | 分類號: | G01J5/02;G01J5/00 |
| 代理公司: | 上海新天專利代理有限公司 31213 | 代理人: | 郭英 |
| 地址: | 200083 *** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 具有 背景 抑制 功能 讀出 電路 | ||
1.一種具有兩步背景抑制功能的讀出電路,它由兩步背景抑制電路模塊、BDI前置輸入級模塊、采樣保持電路模塊、低通濾波電容模塊、兩級源跟隨輸出級模塊和時序控制電路模塊構成;其特征在于:?
所述的兩步背景抑制電路模塊由M3、M4和M5三個大寬長比的PMOS管組成,其中兩個寬長比為1:2的PMOS管M3、M4組成自級聯結構,再與寬長比為4:1的PMOS管M5串聯,通過電流調節控制端VSUP2控制PMOS管M5進行粗調產生大致的電流,并將PMOS管M4和PMOS管M5限制在線性區;再通過調節電流調節控制端VSUP2細調精確確定所需的背景電流;?
所述的BDI前置輸入級模塊采用緩沖直接注入電路結構,所述的緩沖直接注入電路結構中的積分電容采用NW電容;?
所述的采樣保持電路模塊將傳統的單位增益放大器驅動改進為直接由傳輸門進行采樣保持控制,采樣電容采用NW電容;?
所述的低通濾波電容模塊采用NW電容;?
電路由時序控制電路模塊提供時鐘信號,自動控制電路各功能模塊的工作,電路在工作時首先關閉積分時間控制開關INTC,確定零信號情況下的采樣電壓,將此電壓信號反饋給兩步背景抑制電路模塊;然后將探測器置于無有效信號的全背景下,兩步背景抑制電路模塊生成精確的背景電流;最后將探測器至于正常使用環境中,已經減去背景電流的有效信號電流通過BDI前置輸入級模塊積分得到一個電壓信號,并通過采樣保持電路模塊將該信號采樣到采樣電容上,最后通過帶有低通濾電容模塊的兩級源跟隨輸出級模塊將模擬信號輸出。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國科學院上海技術物理研究所,未經中國科學院上海技術物理研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320217570.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:數據推送方法,裝置及系統
- 下一篇:電連接器





