[實用新型]基于FPGA的CAN總線接口高分辨率顯示屏控制器有效
| 申請號: | 201320023893.2 | 申請日: | 2013-01-17 |
| 公開(公告)號: | CN203204997U | 公開(公告)日: | 2013-09-18 |
| 發明(設計)人: | 黃繼業;方舟;趙挺;何超 | 申請(專利權)人: | 杭州電子科技大學 |
| 主分類號: | G09G5/00 | 分類號: | G09G5/00 |
| 代理公司: | 杭州求是專利事務所有限公司 33200 | 代理人: | 杜軍 |
| 地址: | 310018 浙*** | 國省代碼: | 浙江;33 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 fpga can 總線接口 高分辨率 顯示屏 控制器 | ||
1.基于FPGA的CAN總線接口高分辨率顯示屏控制器,包括一個主控核心模塊FPGA和多個外圍設備模塊組成;?
其特征在于:所述的主控核心模塊FPGA采用模塊化結構,包括NiosII軟核處理器、片內存儲器、FIFO、SDRAM控制器、LCD控制器;其中,片內存儲器與NiosII軟核處理器連接,NiosII軟核處理器通過FIFO與SDRAM控制器模塊連接,同時SDRAM控制器與另一FIFO連接,實現對LCD控制器模塊的控制;?
所述的多個外圍設備模塊包括同步動態隨機存儲器SDRAM、低壓差分信號傳輸LVDS模塊、串行FLASH配置芯片、外部CAN收發器、外部CAN控制器,其中,外部設備與外部CAN收發器信號連接,外部CAN收發器與外部CAN控制器信號連接,外部CAN控制器與FPGA通過SPI總線信號連接,同步動態隨機存儲器SDRAM與主控核心模塊FPGA內SDRAM控制器信號連接,串行FLASH配置芯片與主控核心模塊FPGA內的NiosII軟核處理器信號連接,主控核心模塊FPGA內LCD控制器模塊的視頻信號輸出端與低壓差分信號傳輸LVDS模塊的低壓差分信號輸入端連接;低壓差分信號傳輸LVDS模塊發送LVDS信號。?
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于杭州電子科技大學,未經杭州電子科技大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320023893.2/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種球磨機
- 下一篇:中小尺寸OLED智能控制系統





