[實用新型]一種時鐘分頻電路、時鐘生成網(wǎng)絡(luò)及芯片有效
| 申請?zhí)枺?/td> | 201320013211.X | 申請日: | 2013-01-10 |
| 公開(公告)號: | CN203206212U | 公開(公告)日: | 2013-09-18 |
| 發(fā)明(設(shè)計)人: | 張瑩;郝曉東 | 申請(專利權(quán))人: | 大唐微電子技術(shù)有限公司 |
| 主分類號: | H03K23/64 | 分類號: | H03K23/64 |
| 代理公司: | 北京安信方達(dá)知識產(chǎn)權(quán)代理有限公司 11262 | 代理人: | 栗若木;曲鵬 |
| 地址: | 100094*** | 國省代碼: | 北京;11 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 時鐘 分頻 電路 生成 網(wǎng)絡(luò) 芯片 | ||
1.一種時鐘分頻電路,其特征在于,包括:濾波電路、分頻電路和分頻時鐘輸出選擇電路,所述濾波電路和分頻電路均與分頻時鐘輸出選擇電路連接,其中:?
所述濾波電路包含外部時鐘輸入端和輸出濾波后的外部時鐘的外部時鐘輸出端,所述外部時鐘輸入端與外部時鐘源連接,所述外部時鐘輸出端與分頻時鐘輸出選擇電路連接;?
所述分頻電路包含內(nèi)部時鐘輸入端、輸入分頻系數(shù)的分頻數(shù)選擇輸入端、輸出1.5分頻后的時鐘的1.5分頻時鐘輸出端、輸出3分頻后的時鐘的3分頻時鐘輸出端和第三分頻時鐘輸出端,所述內(nèi)部時鐘輸入端與32M時鐘源連接,所述1.5分頻時鐘輸出端、3分頻時鐘輸出端和第三分頻時鐘輸出端分別與分頻時鐘輸出選擇電路連接;?
所述分頻時鐘輸出選擇電路包含輸入分頻系數(shù)的分頻數(shù)選擇輸入端、向外輸出系統(tǒng)時鐘的系統(tǒng)時鐘輸出端以及向外輸出加解密時鐘的加解密時鐘輸出端。?
2.如權(quán)利要求1所述的時鐘分頻電路,其特征在于:?
所述系統(tǒng)時鐘輸出端輸出的系統(tǒng)時鐘為外部時鐘、1.5分頻后的時鐘、3分頻后的時鐘、2分頻后的時鐘、4分頻后的時鐘、8分頻后的時鐘、16分頻后的時鐘或32分頻后的時鐘;?
所述加解密時鐘輸出端輸出的加解密時鐘為所述系統(tǒng)時鐘、32M時鐘源輸出的32M時鐘、1.5分頻后的時鐘和3分頻后的時鐘的集合中的一個。?
3.如權(quán)利要求1所述的時鐘分頻電路,其特征在于,所述分頻電路還包括輸入時鐘分頻使能信號的時鐘分頻使能信號輸入端,所述時鐘分頻使能信號是調(diào)整輸出時鐘的相位的信號。?
4.一種時鐘生成網(wǎng)絡(luò),其特征在于,包括:時鐘分頻電路、第一隨機數(shù)門控和第二隨機數(shù)門控,所述時鐘分頻電路分別與第一隨機數(shù)門控和第二隨機數(shù)門控連接,其中:?
所述時鐘分頻電路包含外部時鐘輸入端、內(nèi)部時鐘輸入端、輸出系統(tǒng)時鐘的系統(tǒng)時鐘輸出端和輸出加解密時鐘的加解密時鐘輸出端,所述外部時鐘輸入端與外部時鐘源連接,所述內(nèi)部時鐘輸入端與32M時鐘源連接,所述系統(tǒng)時鐘輸出端連接到第一隨機數(shù)門控的第一輸入端,所述加解密時鐘輸出端連接到第二隨機數(shù)門控的第一輸入端;?
所述第一隨機數(shù)門控還包含第二輸入端和輸出端,第一隨機數(shù)門控的第二輸入端連接安全加密輸入信號,第一隨機數(shù)門控的輸出端連接到一門控,通過門控輸出處理器時鐘;?
所述第二隨機數(shù)門控還包含第二輸入端和輸出端,第二隨機數(shù)門控的第二輸入端連接所述安全加密輸入信號,第二隨機數(shù)門控的輸出端連接到一門控,該門控還分別與多個門控連接,通過連接的門控輸出加解密時鐘。?
5.如權(quán)利要求4所述的時鐘生成網(wǎng)絡(luò),其特征在于,還包括存儲器時鐘輸出電路,所述存儲器時鐘輸出電路包含反相電路、二分頻電路和二選一數(shù)據(jù)選擇器,所述反相電路的輸入端連接所述32M時鐘源,反相電路的輸出端連接二分頻電路的第一輸入端,二分頻電路的第二輸入端連接所述系統(tǒng)時鐘輸出端,二分頻電路的輸出端連接二選一數(shù)據(jù)選擇器的第一輸入端,二選一數(shù)據(jù)選擇器的第二輸入端連接所述系統(tǒng)時鐘輸出端,二選一數(shù)據(jù)選擇器的輸出端輸出存儲器時鐘,所述二選一數(shù)據(jù)選擇器還包括輸入選擇信號的選擇信號輸入端。?
6.如權(quán)利要求4所述的時鐘生成網(wǎng)絡(luò),其特征在于,所述時鐘分頻電路包括:濾波電路、分頻電路和分頻時鐘輸出選擇電路,所述濾波電路和分頻電路均與分頻時鐘輸出選擇電路連接,其中:?
所述濾波電路包含所述外部時鐘輸入端和輸出濾波后的外部時鐘的外部時鐘輸出端,所述外部時鐘輸出端與分頻時鐘輸出選擇電路連接;?
所述分頻電路包含所述內(nèi)部時鐘輸入端、輸入分頻系數(shù)的分頻數(shù)選擇輸入端、輸出1.5分頻后的時鐘的1.5分頻時鐘輸出端、輸出3分頻后的時鐘的3分頻時鐘輸出端和第三分頻時鐘輸出端,所述1.5分頻時鐘輸出端、3分頻時鐘輸出端和第三分頻時鐘輸出端分別與分頻時鐘輸出選擇電路連接;?
所述分頻時鐘輸出選擇電路包含輸入分頻系數(shù)的分頻數(shù)選擇輸入端、向外輸出系統(tǒng)時鐘的所述系統(tǒng)時鐘輸出端以及向外輸出加解密時鐘的所述加解密時鐘輸出端。?
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于大唐微電子技術(shù)有限公司,未經(jīng)大唐微電子技術(shù)有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201320013211.X/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





