[發明專利]基于精確離散時間控制的合并單元暫態測試系統有效
| 申請號: | 201310710509.0 | 申請日: | 2013-12-20 |
| 公開(公告)號: | CN103869182A | 公開(公告)日: | 2014-06-18 |
| 發明(設計)人: | 舒展;鄒進;謝國強;余侃勝;熊麗霞 | 申請(專利權)人: | 國家電網公司;國網江西省電力科學研究院 |
| 主分類號: | G01R31/00 | 分類號: | G01R31/00 |
| 代理公司: | 南昌市平凡知識產權代理事務所 36122 | 代理人: | 姚伯川 |
| 地址: | 100761 *** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 基于 精確 離散 時間 控制 合并 單元 測試 系統 | ||
1.一種基于精確離散時間控制的合并單元暫態測試系統,包括上位機、模擬量采集卡、模擬量轉換模塊,其特征在于,所述系統還包括主CPU、FPGA控制的報文檢測模塊、恒溫晶振和暫態模擬量采集前置;主CPU分別與上位機、FPGA控制的報文檢測模塊連接;模擬量采集板卡一端連接上位機,一端連接模擬量轉換模塊;恒溫晶振分別連接主CPU、模擬量轉換模塊和FPGA控制的報文檢測模塊;被試合并單元的輸出端接FPGA控制的報文檢測模塊;測試系統與合并單元同時接入模擬量信號,接入測試系統的模擬量信號通過暫態模擬量采集前置到FPGA控制的報文檢測模塊,再通過FPGA控制的報文檢測模塊到主CPU的報文控制模塊。
2.根據權利要求1所述的基于精確離散時間控制的合并單元暫態測試系統,其特征在于,所述測試系統與合并單元同時接入模擬信號,高精度板卡采集模擬信號,所述FPGA接收來自被試合并單元的9-2報文信號,通過計算板卡接收數據與被試合并單元數字量之間的相位角差計算出合并單元的額定延時,并通過鎖相環計算出被試合并單元延時發送抖動度。
3.根據權利要求1所述的基于精確離散時間控制的合并單元暫態測試系統,其特征在于,所述測試系統采用實時電流相位判別,按照暫態相位角關系測試合并單元的暫態延時;所述系統支持多種暫態指標測試,可分別測試同步暫態精度、離散暫態精度、離散鎖相暫態精度。
4.根據權利要求1所述的基于精確離散時間控制的合并單元暫態測試系統,其特征在于,所述測試系統采用外置暫態采集單元,將暫態采集與測試系統本體分開,防止暫態大電流信號進入測試系統造成損壞。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于國家電網公司;國網江西省電力科學研究院,未經國家電網公司;國網江西省電力科學研究院許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310710509.0/1.html,轉載請聲明來源鉆瓜專利網。





