[發明專利]向耳機接口電路提供接口電壓的電路及耳機電路在審
| 申請號: | 201310699606.4 | 申請日: | 2013-12-18 |
| 公開(公告)號: | CN104735570A | 公開(公告)日: | 2015-06-24 |
| 發明(設計)人: | 張洵 | 申請(專利權)人: | 展訊通信(上海)有限公司 |
| 主分類號: | H04R1/10 | 分類號: | H04R1/10;H04R3/00 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 吳靖靚;駱蘇華 |
| 地址: | 201203 上海市浦東新區浦東*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 耳機 接口 電路 提供 電壓 | ||
技術領域
本發明涉及電子電路技術領域,尤其涉及向耳機接口電路提供接口電壓的電路及耳機電路。
背景技術
現有插針式的耳機接口標準有兩種,如圖1所述的OMTP標準為左聲道L-右聲道R-麥克風MIC-地線GND,如圖2所示的CTIA標準為左聲道L-右聲道R-地線GND-麥克風MIC。
耳機插入電子設備后,左聲道接口L與彈片接觸,彈片通過電阻R2與工作電壓輸入端VDD_IO連接,電阻R3的一端連接電阻R2,電阻R3的另一端連接檢測端HEADSET_L_INT和電容C1的一端,電容C1的另一端接地。地線GND與地端相連接,左聲道接口L和右聲道接口R分別通過電阻R4和R5接地。麥克風接口MIC通過電阻R1與接口電壓輸入端HEADMICBIAS連接,且麥克風接口MIC與檢測端HEADMIC_IN相連接。麥克風接口MIC還與麥克風Mic、二極管D0以及耳機按鍵Send_End、Vol+、Vol-連接,Vol+按鍵和Vol-按鍵分別通過電阻R6和R7接地。
圖1或圖2所示的電路實例中,上半部分的電路為耳機接口電路,為電子設備的內部電路,包括:電阻R1、R2和R3、電容C1、檢測端HEADSET_L_INT和HEADMIC_IN、工作電壓輸入端VDD_IO和接口電壓輸入端HEADMICBIAS以及地端;下半部分的電路為耳機的內部電路,包括:電阻R4和R5、麥克風Mic、二極管D0以及耳機按鍵Send_End、Vol+、Vol-。
耳機檢測電路可以通過對檢測端HEADSET_L_INT進行檢測以判斷耳機是否插入,對檢測端HEADMIC_IN進行檢測以判斷是否有耳機按鍵觸發并確認按鍵的類型。例如,可以通過比較器比較檢測端HEADSET_L_INT的電壓和參考電壓,比較結果經過去抖電路后輸出表示耳機是否插入的檢測信號。
又如圖3所示的用于檢測耳機按鍵的耳機檢測電路,比較器COMP比較檢測端HEADMIC_IN的電壓和參考電壓VREF,比較結果經過去抖電路后輸出用于表示是否有耳機按鍵觸發的檢測信號AUDIO_HEAD_BUTTON,檢測端HEADSET_L_INT、HEADMIC_IN通過切換開關ADC_SEL和控制開關ADC_EN與模數轉換電路連接,根據模數轉換電路輸出的數字信號可以確定是耳機的Send_End按鍵被按下,還是Vol+按鍵被按下,或是Vol-按鍵被按下。
耳機接口電路和耳機檢測電路都屬于電子設備內部的耳機電路,現有的耳機電路由于工作電壓和接口電壓始終處于供電狀態,因此電路的功耗較大。
發明內容
本發明技術方案解決的是現有電子設備的耳機電路功耗較大的問題。
為解決上述問題,本發明技術方案提供一種向耳機接口電路提供接口電壓的電路,包括:時序電路,適于在耳機檢測階段交替輸出第一信號和第二信號,在耳機檢測階段所述第一信號的持續時間至少等于耳機檢測電路輸出檢測信號所需的時間,所述第一信號和第二信號的持續時間之和等于耳機檢測周期;電源電路,適于在所述時序電路輸出第一信號時輸出接口電壓信號,在所述時序電路輸出第二信號時,輸出零電壓信號;所述接口電壓信號的電壓值與電源的電壓值相關。
可選的,所述時序電路還適于在應用耳機進行通話的階段或應用耳機進行錄音的階段持續輸出第一信號。
可選的,所述時序電路包括:控制信號產生單元,適于在不同階段產生相應的邏輯控制信號;時序信號產生單元,適于交替產生第一時序信號和第二時序信號,所述第一時序信號的持續時間等于所述耳機檢測階段的第一信號的持續時間,所述第二時序信號的持續時間等于所述耳機檢測階段的第二信號的持續時間;邏輯單元,適于對所述邏輯控制信號和時序信號進行邏輯運算,所述邏輯單元的輸出端為所述時序電路的輸出端。
可選的,所述控制信號產生單元適于在耳機檢測階段產生邏輯低電平,所述第一時序信號和第一信號為邏輯高電平,所述第二時序信號和第二信號為邏輯低電平,所述邏輯單元包括或門。
可選的,所述控制信號產生單元適于在耳機檢測階段產生邏輯高電平,所述第一時序信號和第二信號為邏輯低電平,所述第二時序信號和第一信號為邏輯高電平,所述邏輯單元包括與非門。
可選的,所述電源電路包括:第二穩壓單元,包括電壓信號輸入端、使能端和電壓信號輸出端,所述電壓信號輸入端與電源端相連接,所述使能端與所述時序電路的輸出端相連接,所述電壓信號輸出端為所述電源電路的輸出端。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于展訊通信(上海)有限公司;,未經展訊通信(上海)有限公司;許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310699606.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種帽子與耳機架一體結構
- 下一篇:一種無源光網絡的帶寬分配方法





