[發明專利]一種解決RapidIO總線鏈路響應包丟失的容錯電路在審
| 申請號: | 201310689798.0 | 申請日: | 2013-12-14 |
| 公開(公告)號: | CN104714854A | 公開(公告)日: | 2015-06-17 |
| 發明(設計)人: | 田澤;楊海波;蔡葉芳;何嘉文;李攀;王玉歡;淮治華;曹朋朋 | 申請(專利權)人: | 中國航空工業集團公司第六三一研究所 |
| 主分類號: | G06F11/00 | 分類號: | G06F11/00 |
| 代理公司: | 西安智邦專利商標代理有限公司 61211 | 代理人: | 楊引雪 |
| 地址: | 710119 *** | 國省代碼: | 陜西;61 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 解決 rapidio 總線 響應 丟失 容錯 電路 | ||
1.一種解決RapidIO總線鏈路響應包丟失的容錯電路,其特征在于:包含數據存儲電路、將數據存儲電路存儲的請求包的傳輸ID和從RapidIO總線接收到的響應包的傳輸ID進行比較的數據比較電路以及數據包傳輸電路;數據存儲電路的傳輸ID輸出端通過數據比較電路與數據包傳輸電路連接,數據存儲電路的數據輸出端與數據包傳輸電路連接。
2.根據權利要求1所述的解決RapidIO總線鏈路響應包丟失的容錯電路,其特征在于:數據存儲電路包括FIFO和數據存儲管理電路,數據存儲管理電路通過FIFO與數據比較電路連接。
3.根據權利要求1或2所述的解決RapidIO總線鏈路響應包丟失的容錯電路,其特征在于:數據包傳輸電路包括依次連接在數據比較電路的輸出端的多路選擇器和RapidIO接口電路。
4.根據權利要求3所述的解決RapidIO總線鏈路響應包丟失的容錯電路,其特征在于:數據比較電路為比較器。
5.一種解決RapidIO總線鏈路響應包丟失的重傳方法,其特征在于:包括以下步驟:
(1)主機將請求包發送給數據存儲電路,數據存儲電路對數據進行整理后,請求包的關鍵參數將被儲存在數據存儲電路中;關鍵參數包括地址、數據、傳輸ID以及數據長度;同時,關鍵參數中的數據被送至數據包傳輸電路中,數據包傳輸電路進行正常數據發送操作;
(2)數據比較電路等待RapidIO總線鏈路發回響應包,數據比較電路收到RapidIO總線鏈路發回的響應包后,數據比較電路提取響應包中返回的傳輸ID,并與步驟1中存儲在數據存儲電路中的傳輸ID進行比較;
(3)當比較結果一致,數據比較電路輸出控制信號至數據包傳輸電路,數據存儲電路中的關鍵參數將被丟棄;
當比較結果不一致,數據比較電路輸出控制信號至數據包傳輸電路,并從數據存儲電路中取出步驟1存儲的關鍵參數,數據包傳輸電路組建丟失的數據包并完成發送。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于中國航空工業集團公司第六三一研究所;,未經中國航空工業集團公司第六三一研究所;許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310689798.0/1.html,轉載請聲明來源鉆瓜專利網。





