[發(fā)明專利]一種基于綜合可編程器件的圖形發(fā)生器有效
| 申請?zhí)枺?/td> | 201310626809.0 | 申請日: | 2013-11-28 |
| 公開(公告)號: | CN103745681A | 公開(公告)日: | 2014-04-23 |
| 發(fā)明(設(shè)計)人: | 高偉林;曹峰;佟川 | 申請(專利權(quán))人: | 蘇州長風(fēng)航空電子有限公司 |
| 主分類號: | G09G3/20 | 分類號: | G09G3/20;G09G3/36 |
| 代理公司: | 中國航空專利中心 11008 | 代理人: | 杜永保 |
| 地址: | 215151 江*** | 國省代碼: | 江蘇;32 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 一種 基于 綜合 可編程 器件 圖形 發(fā)生器 | ||
技術(shù)領(lǐng)域:
本發(fā)明屬于圖形產(chǎn)生技術(shù)領(lǐng)域,涉及一種基于綜合可編程器件的圖形發(fā)生器。?
背景技術(shù):
圖形發(fā)生器是液晶顯示器配套的一個重要部件,由多種數(shù)字電路器件組合而成,主要功能是根據(jù)作圖指令、作圖參數(shù)、數(shù)據(jù),運用各種數(shù)字處理技術(shù),實時生成圖形畫面數(shù)據(jù),以供液晶顯示器顯示。現(xiàn)有的圖形發(fā)生器一般采用數(shù)字處理器件DSP、可編程邏輯器件FPGA以及隨機(jī)訪問幀存器件SRAM作為主處理部件,數(shù)字處理器運行作圖算法程序,負(fù)責(zé)生成圖形數(shù)據(jù),可編程邏輯器件作為協(xié)處理器協(xié)助完成復(fù)雜圖形數(shù)據(jù)的生成,隨機(jī)訪問幀存器件用于暫存圖形數(shù)據(jù)。?
隨著技術(shù)的發(fā)展,液晶顯示器的分辨率越來越高,需要顯示的畫面內(nèi)容也越來越復(fù)雜,但要求產(chǎn)品的功耗更低、集成度更高,這對圖形產(chǎn)生電路提出了更高的要求。目前已有的圖形發(fā)生器存在以下缺陷:電路規(guī)模龐大、集成度和可靠性不高、圖形產(chǎn)生效率低、功耗高居不下、難以滿足高分辨率和實時性應(yīng)用需求。?
發(fā)明內(nèi)容:
本發(fā)明的目的:提供一種集成度高、適應(yīng)性強(qiáng)、可靠性高、功耗低、性能優(yōu)異的圖形發(fā)生器。?
為了適應(yīng)機(jī)載座艙液晶顯示器向低功耗、高集成度、輕體量發(fā)展的趨勢,提出一種高集成度、高性能、低功耗圖形發(fā)生器實現(xiàn)方案,采用綜合可編程器件作為主處理芯片,其集成的ARM處理器作為圖形運算主處理器件,采用DDR3SDRAM幀存器件,顯著提高電路集成度。利用綜合可編程器件對DDR3SDRAM幀存器件進(jìn)行寫入、讀取、清空操作,實現(xiàn)動態(tài)圖形生成與顯示功能。?
本發(fā)明的技術(shù)方案:一種基于綜合可編程器件的圖形發(fā)生器,包括相連的綜合可編程器件和DDR3SDRAM幀存器件,其中,所述綜合可編程器件包括ARM處理器、多端口DDR3SDRAM控制器、DDR3SDRAM幀存讀寫模塊、第一數(shù)據(jù)轉(zhuǎn)換模塊、第二數(shù)據(jù)轉(zhuǎn)換模塊、時序產(chǎn)生模塊,DDR3SDRAM幀存器件包括第一緩沖模塊、第二緩沖模塊、第三緩沖模塊。其中多端口DDR3SDRAM控制器與ARM處理器、DDR3SDRAM幀存讀寫模塊、DDR3SDRAM幀存器件相連;DDR3SDRAM幀存?讀寫模塊與第一數(shù)據(jù)轉(zhuǎn)換模塊、第二數(shù)據(jù)轉(zhuǎn)換模塊相連;時序產(chǎn)生模塊與ARM處理器、DDR3SDRAM幀存讀寫模塊、第一數(shù)據(jù)轉(zhuǎn)換模塊、第二數(shù)據(jù)轉(zhuǎn)換模塊相連。?
所述的ARM處理器,用于進(jìn)行繪圖算法運算,得到繪圖運算數(shù)據(jù),向多端口DDR3SDRAM控制器發(fā)出寫入操作請求,通過多端口DDR3SDRAM控制器將繪圖運算數(shù)據(jù)寫入DDR3SDRAM幀存器件中的緩沖模塊。?
所述的多端口DDR3SDRAM控制器,用于對接收到的寫入、讀取、清空三種操作模式進(jìn)行仲裁與優(yōu)先級排序處理。?
所述的DDR3SDRAM幀存讀寫模塊,用于通過多端口DDR3SDRAM控制器向DDR3SDRAM幀存器件中的緩沖模塊發(fā)出讀取和清空操作請求。?
所述的第一數(shù)據(jù)轉(zhuǎn)換模塊,用于將全零信號轉(zhuǎn)換成DDR3SDRAM讀寫模塊可接收的數(shù)據(jù)流格式。?
所述的第二數(shù)據(jù)轉(zhuǎn)換模塊,用于將DDR3SDRAM讀寫模塊送出的數(shù)據(jù)流轉(zhuǎn)換成符合液晶屏驅(qū)動時序標(biāo)準(zhǔn)的數(shù)字RGB視頻信號。?
所述的時序產(chǎn)生模塊,用于產(chǎn)生ARM處理器、多端口DDR3SDRAM控制器、第一數(shù)據(jù)轉(zhuǎn)換模塊、第二數(shù)據(jù)轉(zhuǎn)換模塊工作所需的各類時序信號。?
所述的DDR3SDRAM幀存器件,用于進(jìn)行繪圖數(shù)據(jù)的緩沖處理,包括第一緩沖模塊、第二緩沖模塊、第三緩沖模塊,所述的第一緩沖模塊、第二緩沖模塊、第三緩沖模塊的操作模式以時序產(chǎn)生模塊所發(fā)出的場同步信號為周期進(jìn)行交替切換。?
進(jìn)一步,所述寫入操作模式為ARM處理器通過DDR3SDRAM控制器向DDR3SDRAM幀存器件中某個緩沖模塊寫入繪圖運算數(shù)據(jù)。讀取操作模式為DDR3SDRAM幀存讀寫模塊通過多端口DDR3SDRAM控制器從DDR3SDRAM幀存器件中某個緩沖模塊讀出繪圖數(shù)據(jù)。清空操作模式為DDR3SDRAM幀存讀寫模塊通過多端口DDR3SDRAM控制器向DDR3SDRAM幀存器件中某個緩沖模塊寫入全零數(shù)據(jù)。?
本發(fā)明的有益效果:?
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于蘇州長風(fēng)航空電子有限公司,未經(jīng)蘇州長風(fēng)航空電子有限公司許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310626809.0/2.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





