[發明專利]一種多路信號同步處理系統及方法有效
| 申請號: | 201310577430.5 | 申請日: | 2013-11-18 |
| 公開(公告)號: | CN103560805A | 公開(公告)日: | 2014-02-05 |
| 發明(設計)人: | 宋方偉;陳航;梅勇;陳剛;黃銳;楊浩瀾 | 申請(專利權)人: | 綿陽市維博電子有限責任公司;四川省綿陽西南自動化研究所 |
| 主分類號: | H04B1/7087 | 分類號: | H04B1/7087 |
| 代理公司: | 北京集佳知識產權代理有限公司 11227 | 代理人: | 王寶筠 |
| 地址: | 621000 四*** | 國省代碼: | 四川;51 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 信號 同步 處理 系統 方法 | ||
1.一種多路信號同步處理系統,其特征在于,該系統應用于手機相位差定位系統中,包括:同步時鐘模塊、FPGA模塊、DSP處理模塊、AD模塊、外部數字接收機以及CPCI接口;
所述同步時鐘模塊用于輸出多路同源的時鐘信號,并將所述多路同源的時鐘信號分別分配給所述FPGA模塊和AD模塊;
所述外部數字接收機用于將接收到的多路載波信號轉換為多路中頻信號傳送到所述AD模塊;
所述FPGA模塊用于根據所述同源的時鐘信號,控制所述AD模塊對所述多路中頻信號進行同步采樣,將同步采樣后的數據做數字下同步變頻處理得到I/Q數據,并將所述I/Q數據發送到所述DSP處理模塊;
所述DSP處理模塊用于接收FPGA模塊發送的I/Q數據,并將接收到的I/Q數據進行編碼并加入同步時間戳;
所述CPCI接口用于將多路同步數據傳輸給系統外部的上位機,由上位機利用多路數據的同步時間戳提取出需要的數據,進行相位差分析得到手機的位置坐標。
2.根據權利要求1所述的系統,其特征在于,所述同步時鐘模塊輸出的多路同源的時鐘信號具體為6路同源的時鐘信號。
3.根據權利要求1所述的系統,所述同步時鐘模塊具體包括晶振和時鐘分配芯片;
所述晶振用于提供時鐘信號,并驅動時鐘分配芯片工作;
所述時鐘分配芯片用于根據晶振的驅動輸出多路同源的時鐘信號,并將所述多路同源的時鐘信號分別分配給所述FPGA模塊和AD模塊。
4.根據權利要求1所述的系統,其特征在于,所述FPGA模塊包括2片FPGA處理板;
其中,所述2片FPGA處理板之間具體通過同步信號進行同步。
5.根據權利要求1所述的系統,其特征在于,所述將接收到的多路載波信號轉換為多路中頻信號具體為將接收到的8路載波信號轉換為8路中頻信號。
6.根據權利要求5所述的系統,其特征在于,所述AD模塊具體包括4個AD芯片,所述每個AD芯片采集2路中頻信號。
7.根據權利要求1所述的系統,其特征在于,所述將同步采樣后的數據做數字下同步變頻處理具體為:
將采樣后的數據發送到所述FPGA模塊,所述FPGA模塊利用IP硬核實現多路信號的數字下同步變頻處理。
8.一種多路信號同步處理方法,其特征在于,該方法應用于手機相位差定位中,包括:
輸出多路同源時鐘信號并將所述多路同源時鐘信號進行分配;
將接收到的多路載波信號轉換為多路中頻信號;
根據所述同源時鐘信號對所述多路中頻信號進行同步采樣,將同步采樣后的數據做數字下同步變頻處理得到I/Q數據;
將所述I/Q數據進行編碼并加入同步時間戳;
利用多路數據的同步時間戳提取出需要的數據,進行相位差分析得到手機的位置坐標。
9.根據權利要求8所述的方法,其特征在于,所述多路同源時鐘信號具體為6路同源的時鐘信號。
10.根據權利要求8所述的方法,其特征在于,所述將接收到的多路載波信號轉換為多路中頻信號具體為將接收到的8路載波信號轉換為8路中頻信號。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于綿陽市維博電子有限責任公司;四川省綿陽西南自動化研究所,未經綿陽市維博電子有限責任公司;四川省綿陽西南自動化研究所許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310577430.5/1.html,轉載請聲明來源鉆瓜專利網。





