[發明專利]智能型電阻信號隔離柵在審
| 申請號: | 201310516304.9 | 申請日: | 2013-10-28 |
| 公開(公告)號: | CN103543679A | 公開(公告)日: | 2014-01-29 |
| 發明(設計)人: | 卓巍;高海濤 | 申請(專利權)人: | 深圳萬訊自控股份有限公司 |
| 主分類號: | G05B19/042 | 分類號: | G05B19/042 |
| 代理公司: | 深圳市凱達知識產權事務所 44256 | 代理人: | 劉大彎 |
| 地址: | 518057 廣東省深圳市*** | 國省代碼: | 廣東;44 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 智能型 電阻 信號 隔離 | ||
1.智能型電阻信號隔離柵,其特征是,包括:順序連接的傳感器輸入電路、模數轉換器(ADC)、微控制器(MCU)、隔離單元、數模轉換器(DAC),以及限能電路;
所述微控制器(MCU)通過軟件算法消除傳感器引線電阻,并對傳感器輸入電路采集的數據進行線性化的處理;
所述限能電路為限壓限流網絡,用于將能量限制在安全值以內;
所述隔離單元為光耦隔離,用于微控制器(MCU)和數模轉換器(DAC)之間的通訊線連接;
所述微控制器(MCU)與數模轉換器(DAC)之間采用數據同步(SYNC)、時鐘線(SCLK)和數據線(SDIN)的三線串行連接;
所述數模轉換器(DAC)的輸出通道可以為一路、兩路或兩路以上;
所述微控制器(MCU)與各路輸出通道的數模轉換器(DAC)之間的接口可以共用時鐘線(SCLK)和數據線(SDIN);
所述微控制器(MCU)的若干通用輸入/輸出口(GPIO)作為數據同步(SYNC),分別連接各路輸出通道的數模轉換器(DAC);
當某一通道的數據同步(SYNC)被置低,其它通道的數據同步(SYNC)置高時,輸出數據被送入相應通道的數模轉換器(DAC)的寄存器。
2.根據權利要求1所述的智能型電阻信號隔離柵,其特征是:
所述模數轉換器(ADC)的輸入通道可以為一路、兩路或兩路以上。
3.根據權利要求2所述的智能型電阻信號隔離柵,其特征是:
所述順序連接的模數轉換器(ADC)、微控制器(MCU),為模數轉換器(ADC)和微控制器(MCU)集成的微處理芯片。
4.根據權利要求3所述的智能型電阻信號隔離柵,其特征是:
所述傳感器輸入電路的端口連接有三線制或兩線制輸入的電阻溫度傳感器(RTD)。
5.根據權利要求3所述的智能型電阻信號隔離柵,其特征是:
所述光耦隔離的次級使用邏輯門電路對信號進行整形。
6.根據權利要求3所述的智能型電阻信號隔離柵,其特征是:
所述限能電路由電源部分供電,電源部分包括:順序連接的預穩壓電路和變壓器電路。
7.根據權利要求6所述的智能型電阻信號隔離柵,其特征是:
所述預穩壓電路包括順序連接的瞬態抑制二極管(TVS)、共模濾波器、電源調整芯片和穩壓配置電阻。
8.根據權利要求6所述的智能型電阻信號隔離柵,其特征是:
所述變壓器電路包括順序連接的多諧振蕩單元、變壓器和整流濾波單元。
9.根據權利要求3所述的智能型電阻信號隔離柵,其特征是:
所述微控制器(MCU)的外圍電路包括復位電路和去耦電路。
10.根據權利要求3所述的智能型電阻信號隔離柵,其特征是:
所述微控制器(MCU)的通訊接口包括串口通訊口,用于與上位機通訊。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于深圳萬訊自控股份有限公司,未經深圳萬訊自控股份有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310516304.9/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種青銅材料及其制作方法
- 下一篇:乳酸菌固態發酵酶解豆粕制備多肽的方法





