[發明專利]應用于TDI-CIS的時域累加方法及累加器有效
| 申請號: | 201310492807.7 | 申請日: | 2013-10-18 |
| 公開(公告)號: | CN103546695A | 公開(公告)日: | 2014-01-29 |
| 發明(設計)人: | 徐江濤;朱昆昆;姚素英;高靜;史再峰 | 申請(專利權)人: | 天津大學 |
| 主分類號: | H04N5/235 | 分類號: | H04N5/235;H04N5/353;H04N5/378 |
| 代理公司: | 天津市北洋有限責任專利代理事務所 12201 | 代理人: | 劉國威 |
| 地址: | 300072*** | 國省代碼: | 天津;12 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 應用于 tdi cis 時域 累加 方法 累加器 | ||
1.一種應用于TDI-CIS的時域累加器,包括:像素陣列,其特征是,還包括:采樣保持開關S/H,采樣開關Sn、VCDL壓控延時線、PD相位檢測電路、TDC電路、兩個D觸發器、三個反相器、計數器和寄存器;
像素陣列曝光信號和復位信號分別與各自的采樣保持開關S/H一端相連,采樣保持開關S/H的另一端均和VCDL的控制端相連,模擬信號的大小決定VCDL的延遲時間;VCDL的輸出端和下一級VCDL的輸入端相連,兩個VCDL完成一次時間量的累加,完成N級累加需級聯N個VCDL;最后一級的VCDL的輸出端均和采樣開關Sn的一端相連,采樣開關Sn為累加完成開關;Sn的另一端和PD相位檢測器的一端相連;PD相位檢測器完成累加時間量的輸出;
所述PD相位檢測電路的輸出端和所述TDC電路的輸入端相連,輸出低位有效位;所述PD相位檢測電路的輸出端和第一個D觸發器的輸入端相連,第一個D觸發器的輸出端和第二個D觸發器的輸入端相連,輸出控制信號;第二個D觸發器的輸出端分別與TDC的輸入端和寄存器的輸入端相連,寄存器輸出低位有效位;時鐘信號分別和第一個D觸發器的輸入端相連,與計數器的輸入端相連,與一個反相器的輸入端相連,反相器的輸出端和第二個D觸發器的輸入端相連;計數器的輸出端和寄存器的輸入端相連。
2.如權利要求1所述的應用于TDI-CIS的時域累加器,其特征是,TDC電路由若干Q觸發器、放大器、譯碼器構成,若干放大器依次串接,每個放大器的輸出端對應連接一個Q觸發器D端,第一個Q觸發器的Q端接譯碼器,第二個Q觸發器的端接譯碼器,其余Q觸發器依次類推,且所有Q觸發器的時鐘端連接在一起。
3.一種應用于TDI-CIS的時域累加方法,其特征是,借助于前述累加器實現,并包括如下步驟:在應用于TDI-CIS的時域累加器工作時,采用電路采樣模擬電壓信號和參考電壓信號進行轉換累加,轉換累加的過程在時間域內完成,在完成預期累加級數之后由相位檢測器完成累加時間的輸出;隨后計數器和TDC電路對此時間信號進行量化,從而完成時間到數字的轉換。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于天津大學,未經天津大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310492807.7/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種自由打印的方法和移動終端
- 下一篇:一種代替角木用的合成樹脂組合物





