[發明專利]一種金屬硬掩膜層及銅互連結構的制備方法有效
| 申請號: | 201310491799.4 | 申請日: | 2013-10-18 |
| 公開(公告)號: | CN103515312B | 公開(公告)日: | 2017-02-08 |
| 發明(設計)人: | 張文廣;傅昶;陳玉文 | 申請(專利權)人: | 上海華力微電子有限公司 |
| 主分類號: | H01L21/768 | 分類號: | H01L21/768;H01L21/321 |
| 代理公司: | 上海思微知識產權代理事務所(普通合伙)31237 | 代理人: | 陸花 |
| 地址: | 201203 上海市*** | 國省代碼: | 上海;31 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 金屬 硬掩膜層 互連 結構 制備 方法 | ||
技術領域
本發明涉及半導體制造領域,尤其涉及一種金屬硬掩膜層及銅互連結構的制備方法。
背景技術
在0.13μm以及更先進的后段工藝,銅互連由于更低的電阻率和更好的抗電遷移性能而被廣泛作為鋁互連所替代。銅互連工藝的完成可以采用金屬硬掩膜層的方法(通常采用物理氣相沉積PVD方法來制備氮化鈦TiN薄膜)來實現。采用該工藝可以減小低介電常數層間介電質在干法時刻過程中造成的損傷,減小了光阻的用量,并且金屬硬掩膜層是犧牲層,不會在最終的產品中存留,從而該工藝廣泛的應用于65nm以下的銅互連中。
但是在實際的生產過程中發現,金屬硬掩膜層的應力一般很高,例如氮化鈦TiN薄膜的應力約為-1.4GPa,具有較高應力的金屬硬掩膜層會對其下方的低介電常數薄膜產生一定作用(如圖1中箭頭所示,TiN薄膜對其下方的低介電常數薄膜的作用)而導致其發生變形(如圖1所示),從而影響產品的良率。
目前解決該問題的方法為通過調整沉積金屬硬掩膜層薄膜參數,而改變薄膜的應力,進而減小該薄膜對于其下方低介電常數薄膜力的作用,提高產品良率。然而,對金屬硬掩膜層薄膜沉積參數的調整,雖然使得薄膜的應力有所減小,卻使得該薄膜的電阻率均勻性有所影響(例如沉積參數調整后,TiN薄膜的電阻率均勻性從2%增加到8%以上),進而會影響到其后續的蝕刻等制程。因此,需要一種方法既能夠降低該薄膜的應力,又能夠使得薄膜的其他性能不受太大的影響。
發明內容
本發明的目的在于提供一種金屬硬掩膜層及銅互連結構的制備方法,能夠充分減小金屬硬掩膜層的應力,從而降低其下層薄膜由于受到高應力而產生變形現象發生的可能性并且提高了金屬硬掩膜層的品質。
為解決上述問題,本發明提出一種金屬硬掩膜層的制備方法,包括:
提供半導體襯底,在所述半導體襯底上沉積一定厚度的金屬氮化物;
對所述金屬氮化物進行紫外光照射氮化處理和熱回流處理,形成預定義厚度的金屬硬掩膜層。
進一步的,所述金屬硬掩膜層為氮化鈦和/或氮化鉭。
進一步的,沉積金屬硬掩膜層的工藝為CVD或MOCVD或PVD或ALD。
進一步的,所述金屬硬掩膜層厚度為
進一步的,所述紫外光照射氮化處理的載氣包括氮氣,還包括氬氣和/或氫氣。
進一步的,所述紫外光照射氮化處理的工藝參數包括:紫外光照射的波長范圍為100nm~400nm,照射溫度為200℃~400℃,照射時間為2分鐘~10分鐘。
進一步的,所述熱回流處理的工藝參數包括:熱回流溫度為100℃~400℃;熱回流時間為100s~500s;通入的惰性氣體的流量為100sccm~1000sccm,所述惰性氣體包括氦氣或氬氣。
本發明還提供一種銅互連結構的制備方法,包括:
提供半導體襯底,在所述半導體襯底上依次形成襯墊層、低K介質層;
采用上述之一的金屬硬掩膜層的制備方法,在所述低K介質層上形成預定義厚度的金屬硬掩膜層;
在所述金屬硬掩膜層上形成覆蓋層;
采用單大馬士革刻蝕工藝和/或雙大馬士革刻蝕工藝刻蝕所述覆蓋層、金屬硬掩膜層、低K介質層以及襯墊層,從而在所述低K介質層中形成一層銅互連結構。
進一步的,所述襯墊層為含氮的碳化硅(SiCN);所述低K介質層包括多孔硅層(SiOCH)以及其上方的正硅酸乙酯層(TEOS);所述覆蓋層為氧化硅。
進一步的,所述單大馬士革刻蝕工藝和/或雙大馬士革刻蝕工藝的步驟包括:
溝道曝光、刻蝕;過孔曝光、刻蝕;去除光阻層;溝道和過孔刻蝕;襯墊層開口;溝道和過孔的籽晶層沉積、銅填充以及填充后的化學機械拋光。
與現有技術相比,本發明提供的金屬硬掩膜層及銅互連結構的制備方法,通過在一半導體襯底上沉積一定厚度金屬氮化物以及對所述金屬氮化物進行紫外光照射氮化處理以形成金屬硬掩膜層,而紫外光照射氮化處理能夠使得金屬氮化物內部進行充分的氮化反應和收縮,產生趨向拉伸的應力,從而能夠有效改善金屬硬掩膜層的平整度,不影響金屬硬掩膜層電阻率均勻性,同時又充分釋放和減小金屬硬掩膜層的應力,從而降低其下層薄膜由于受到金屬硬掩膜層的高應力而產生變形現象發生的可能性,提高了金屬硬掩膜層下層薄膜的品質。
附圖說明
圖1現有技術中一種銅互連結構的電鏡掃描圖;
圖2是本發明具體實施例的金屬硬掩膜層的制備方法流程圖;
圖3是本發明具體實施的銅互連結構的制備方法流程圖;
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于上海華力微電子有限公司,未經上海華力微電子有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310491799.4/2.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:一種金針菇墻式的立體栽培方法
- 下一篇:淺溝槽隔離結構的形成方法
- 同類專利
- 專利分類
H01L 半導體器件;其他類目中不包括的電固體器件
H01L21-00 專門適用于制造或處理半導體或固體器件或其部件的方法或設備
H01L21-02 .半導體器件或其部件的制造或處理
H01L21-64 .非專門適用于包含在H01L 31/00至H01L 51/00各組的單個器件所使用的除半導體器件之外的固體器件或其部件的制造或處理
H01L21-66 .在制造或處理過程中的測試或測量
H01L21-67 .專門適用于在制造或處理過程中處理半導體或電固體器件的裝置;專門適合于在半導體或電固體器件或部件的制造或處理過程中處理晶片的裝置
H01L21-70 .由在一共用基片內或其上形成的多個固態組件或集成電路組成的器件或其部件的制造或處理;集成電路器件或其特殊部件的制造





