[發(fā)明專利]基于DDS相位累加器地址修正的MSK調(diào)制信號生成方法有效
| 申請?zhí)枺?/td> | 201310416636.X | 申請日: | 2013-09-12 |
| 公開(公告)號: | CN103441976A | 公開(公告)日: | 2013-12-11 |
| 發(fā)明(設(shè)計)人: | 袁曉光;馮冬竹;何曉川;白淵杰;鄧鑒 | 申請(專利權(quán))人: | 西安電子科技大學(xué) |
| 主分類號: | H04L27/12 | 分類號: | H04L27/12 |
| 代理公司: | 陜西電子工業(yè)專利中心 61205 | 代理人: | 王品華;朱紅星 |
| 地址: | 710071*** | 國省代碼: | 陜西;61 |
| 權(quán)利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關(guān)鍵詞: | 基于 dds 相位 累加器 地址 修正 msk 調(diào)制 信號 生成 方法 | ||
1.一種基于DDS相位累加器地址修正的MSK調(diào)制信號生成方法,包括:
(1)設(shè)定產(chǎn)生載波與直接數(shù)字頻率合成DDS數(shù)據(jù)信號的I,Q兩路相位累加器的載波輸出地址最終值分別為:addrIb=addr0I,addrQb=addr0Q,修正值分別為:addrjI和addrjQ;其中,addrjI和addr0I分別為I路相位累加器的地址修正值與初值;addrjQ和addr0Q分別為Q路相位累加器的地址修正值與初值;
(2)讀入一個N位并行數(shù)據(jù),對其進行串并轉(zhuǎn)換后得到串行序列Y={Y1,Y2,Y3,…,YN},其中,Yn∈{0,1},n=1,2,…,N,并設(shè)定串行序列初值Y0=1,Y的數(shù)據(jù)指針為k,k的初始值為0,最大值為N;設(shè)定Y的總周期為T,Y中的每個數(shù)據(jù)碼元Yn的周期為Tb。
(3)調(diào)整Q路數(shù)據(jù)輸出地址,
若mod(T,Tb)≠0,則令Q路修正值addrjQ等于0;
若mod(T,Tb)=0,則從串行序列Y中取出Y2k+1和Y2k兩個連續(xù)的數(shù),調(diào)整Q路修正值addrjQ,即:
其中mod函數(shù)為兩數(shù)取其余,addrmax為角函數(shù)表的最大尋址容量;
(4)調(diào)整I路數(shù)據(jù)輸出地址,
若mod(T,Tb)≠Tb/2,則令I(lǐng)路修正值addrjI等于0;
若mod(T,Tb)=Tb/2,則從串行序列Y中取出Y2k+2和Y2k+1兩個連續(xù)的數(shù),
調(diào)整I路修正值addrjI,即:
(5)計算并更新I、Q路的地址值:
(5a)分別輸入I路的地址基值addrbIa和Q路的地址基值addrbQa,并根據(jù)步驟(3)和步驟(4)得出的I、Q路地址修正值,計算I、Q路的DDS數(shù)據(jù)輸出地址最終值addrIa、addrQa:
(5b)分別將I路的地址基值addrbIa、Q路的地址基值addrbQa、I路載波輸出地址最終值addrIb和Q路載波輸出地址最終值addrQb更新為:
式中,addrca、addrcb分別為DDS數(shù)據(jù)和載波的頻率控制字;
(6)生成每個數(shù)據(jù)碼元Yn的MSK輸出信號,
若mod(T,1/fc)≠0,則令數(shù)據(jù)碼元Yn的MSK輸出信號ymsk等于0;
若mod(T,1/fc)=0,則先產(chǎn)生I、Q兩路的載波ycI與ycQ及DDS數(shù)據(jù)信
號ydI與ydQ,再求得數(shù)據(jù)碼元Yn的MSK輸出信號ymsk,即:
ymsk=y(tǒng)cI·ydI-ycQ·ydQ,
式中,fc為載波頻率;
(7)生成整個數(shù)據(jù)序列Y的MSK輸出信號:
將步驟(6)得出的數(shù)據(jù)碼元Yn的MSK輸出信號ymsk值儲存到寄存器中,每儲存一次則對數(shù)據(jù)指針k加1,并計算MSK調(diào)制信號的總周期T=T-Tb,判斷mod(T,Tb/2)是否為0:
若mod(T,Tb/2)≠0,返回步驟3;
若mod(T,Tb/2)=0且k=(8/2)–1,則停止循環(huán),并輸出數(shù)據(jù)序列Y生成的MSK調(diào)制信號YMSK。
2.根據(jù)權(quán)利要求1所述的方法,其中步驟(6)所述的產(chǎn)生I、Q兩路的載波ycI與ycQ及DDS數(shù)據(jù)信號ydI與ydQ,是根據(jù)將I,Q路載波輸出地址最終值addrIb與addrQb及I、Q路的DDS數(shù)據(jù)輸出地址最終值addrIa與addrQa進行三角函數(shù)數(shù)值表取值得到的,即:
式中,mem函數(shù)代表在三角函數(shù)數(shù)值表中取值的運算。
該專利技術(shù)資料僅供研究查看技術(shù)是否侵權(quán)等信息,商用須獲得專利權(quán)人授權(quán)。該專利全部權(quán)利屬于西安電子科技大學(xué),未經(jīng)西安電子科技大學(xué)許可,擅自商用是侵權(quán)行為。如果您想購買此專利、獲得商業(yè)授權(quán)和技術(shù)合作,請聯(lián)系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310416636.X/1.html,轉(zhuǎn)載請聲明來源鉆瓜專利網(wǎng)。





