[發明專利]一種自動生成全局異步復位信號的工藝映射方法及集成電路在審
| 申請號: | 201310368651.1 | 申請日: | 2013-08-22 |
| 公開(公告)號: | CN104426511A | 公開(公告)日: | 2015-03-18 |
| 發明(設計)人: | 耿嘉;樊平;劉明 | 申請(專利權)人: | 京微雅格(北京)科技有限公司 |
| 主分類號: | H03K17/22 | 分類號: | H03K17/22 |
| 代理公司: | 北京億騰知識產權代理事務所 11309 | 代理人: | 陳霽 |
| 地址: | 100083 北京市海*** | 國省代碼: | 北京;11 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 一種 自動 生成 全局 異步 復位 信號 工藝 映射 方法 集成電路 | ||
1.一種自動生成全局異步復位信號的工藝映射方法,包括:
根據用戶設計里不同的RTL寫法對應映射出寄存器;
對映射出的寄存器進行邏輯運算,將寄存器中無和/或異步和/或同步復位信號映射成全局異步復位信號,通過該全局異步復位信號進行全局復位,其中所述全局異步復位信號低電平有效。
2.如權利要求1所述的一種自動生成全局異步復位信號的工藝映射方法,其特征在于,將寄存器中無復位信號映射成全局異步復位信號的步驟包括,當所述寄存器為不包含復位信號的寄存器時,直接將全局異步復位信號耦合到該寄存器的異步復位端,當全局異步復位信號有效時,寄存器被復位。
3.如權利要求1所述的一種自動生成全局異步復位信號的工藝映射方法,其特征在于,將寄存器中異步復位信號映射成全局異步復位信號的步驟包括,當所述寄存器含高電平有效的異步復位信號時,將全局異步復位信號輸入到非門后連接到或門的第一輸入端,將所述高電平有效的異步復位信號連接至或門的第二輸入端,該或門的輸出端耦合至寄存器的異步復位端。
4.如權利要求1所述的一種自動生成全局異步復位信號的工藝映射方法,其特征在于,將寄存器中異步復位信號映射成全局異步復位信號的步驟包括,當所述寄存器含低電平有效的異步復位信號時,將全局異步復位信號連接至與門的第一輸入端,將所述低電平有效的異步復位信號作為與門的第二輸入端,該與門的輸出端耦合至寄存器的異步復位端。
5.如權利要求1所述的一種自動生成全局異步復位信號的工藝映射方法,其特征在于,將寄存器中同步復位信號映射成全局異步復位信號的步驟包括,當所述寄存器含高電平有效的同步復位信號時,該高電平有效的同步復位信號輸入到非門后連接至與門的第一輸入端,將所述寄存器的原輸入信號連接至與門的第二輸入端,該與門的輸出端連接至該寄存器的數據輸入端,全局復位信號耦合至所述寄存器的異步復位端。
6.如權利要求1所述的一種自動生成全局異步復位信號的工藝映射方法,其特征在于,將寄存器中同步復位信號映射成全局異步復位信號的步驟包括,當所述寄存器含低電平有效的同步復位信號時,該低電平有效的同步復位信號連接至與門的第一輸入端,寄存器原輸入信號連接至與門的第二輸入端,該與門的輸出信號連接至寄存器的數據輸入端,全局復位信號耦合至所述寄存器的異步復位端。
7.一種自動生成全局異步復位信號的集成電路,包括:無和/或異步和/或同步復位信號的寄存器,用作邏輯運算的邏輯電路,耦合到寄存器控制端的全局異步復位信號;其中,將寄存器中無和/或異步和/或同步復位信號通過邏輯電路映射成全局異步復位信號,所述全局異步復位信號進行全局復位。
8.如權利要求7所述的一種自動生成全局異步復位信號的集成電路,其特征在于,所述集成電路中,寄存器為不包含復位信號的寄存器,全局異步復位信號耦合到該寄存器的異步復位端,當全局異步復位信號有效時,寄存器被復位。
9.如權利要求7所述的一種自動生成全局異步復位信號的集成電路,其特征在于,所述集成電路中,寄存器為含高電平有效的異步復位信號的寄存器,所述邏輯電路包括非門、或門;全局異步復位信號輸入到非門后連接到或門的第一輸入端,將所述高電平有效的異步復位信號連接至或門的第二輸入端,該或門的輸出端耦合至所述寄存器的異步復位端。
10.如權利要求7所述的一種自動生成全局異步復位信號的集成電路,其特征在于,所述集成電路中,寄存器為低電平有效的異步復位信號的寄存器,所述邏輯電路包括與門;其中,全局異步復位信號連接至與門的第一輸入端,所述低電平有效的異步復位信號作為與門的第二輸入端,該與門的輸出端耦合至寄存器的異步復位端。
11.如權利要求7所述的一種自動生成全局異步復位信號的集成電路,其特征在于,所述集成電路中,寄存器是含高電平有效的同步復位信號的寄存器,所述邏輯電路包括非門、與門;其中,該高電平有效的同步復位信號輸入到非門后連接至與門的第一輸入端,所述寄存器的原輸入信號連接至與門的第二輸入端,該與門的輸出端連接至該寄存器的數據輸入端,全局復位信號耦合至所述寄存器的異步復位端。
12.如權利要求7所述的一種自動生成全局異步復位信號的集成電路,其特征在于,所述集成電路中寄存器是含低電平有效的同步復位信號的寄存器,所述邏輯電路包括與門;其中,該低電平有效的同步復位信號連接至與門的第一輸入端,寄存器原輸入信號連接至與門的第二輸入端,該與門的輸出信號連接至寄存器的數據輸入端,全局復位信號耦合至所述寄存器的異步復位端。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于京微雅格(北京)科技有限公司,未經京微雅格(北京)科技有限公司許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310368651.1/1.html,轉載請聲明來源鉆瓜專利網。
- 上一篇:用于調準遠程裝置的時鐘同步器
- 下一篇:功率放大器





