[發明專利]全數字直接上變頻電路有效
| 申請號: | 201310305157.0 | 申請日: | 2013-07-20 |
| 公開(公告)號: | CN103346810A | 公開(公告)日: | 2013-10-09 |
| 發明(設計)人: | 吳林煌;翁義龍;蘇凱雄;郭里婷 | 申請(專利權)人: | 福州大學 |
| 主分類號: | H04B1/04 | 分類號: | H04B1/04;H03M3/00 |
| 代理公司: | 福州元創專利商標代理有限公司 35100 | 代理人: | 蔡學俊 |
| 地址: | 350108 福建省福州市*** | 國省代碼: | 福建;35 |
| 權利要求書: | 查看更多 | 說明書: | 查看更多 |
| 摘要: | |||
| 搜索關鍵詞: | 數字 接上 變頻 電路 | ||
1.一種全數字直接上變頻電路,其特征在于,包括:
基帶處理模塊,所述基帶處理模塊對輸入系統的基帶信號進行內插處理,提高數據速率,而后進行幅值縮減,然后將信號的多位并行數據調制成一位串行數據,并搬移噪聲頻譜;
RF處理模塊,所述RF處理模塊對經過基帶處理模塊處理后的輸出數據進行N倍復用,轉換成并行數據,然后將并行數據轉換成串行數據輸出。
2.根據權利要求1所述的全數字直接上變頻電路,其特征在于,所述基帶處理模塊用于進行輸入信號的數據轉換和噪聲成型,包括:
內插濾波器,所述內插濾波器用于對輸入系統的I、Q兩路基帶信號進行內插處理,以提高輸入信號的采樣速率;
增益控制器,所述增益控制器用于對內插濾波器輸出的信號進行幅值縮減處理,以使輸出信號處在delta-sigma調制器的輸入閾值范圍內;
delta-sigma調制器,所述delta-sigma調制器用于將增益控制器輸出的多位并行數據調制成一位串行數據,并將量化噪聲搬移到高頻處,以為后續的直接數字上變頻做準備。
3.根據權利要求1所述的全數字直接上變頻電路,其特征在于,所述RF處理模塊用于進行數字上變頻變換和串行數據輸出,包括:
位操作,所述位操作用于對delta-sigma調制器輸出的一位I、Q信號進行相應的操作,以滿足字生成器的輸入格式要求;
字生成器,所述字生成器用于對輸入的I路、Q路、I路取反、Q路取反這四路信號進行排序,并進行N倍的復用,其中N的值根據所需上變頻的射頻頻率確定,得到一個4*N位位寬的并行數據;
高速收發器,所述高速收發器用于將字生成器輸出的4*N位位寬的并行數據轉換成串行數據,并按照設定的數據速率進行高速串行輸出。
4.根據權利要求1所述的全數字直接上變頻電路,其特征在于,該直接上變頻電路采用基于FPGA的數字邏輯硬件電路實現。
該專利技術資料僅供研究查看技術是否侵權等信息,商用須獲得專利權人授權。該專利全部權利屬于福州大學,未經福州大學許可,擅自商用是侵權行為。如果您想購買此專利、獲得商業授權和技術合作,請聯系【客服】
本文鏈接:http://www.szxzyx.cn/pat/books/201310305157.0/1.html,轉載請聲明來源鉆瓜專利網。





